发明名称 电平移位电路、数据驱动器及显示装置
摘要 一种电平移位电路、数据驱动器及显示装置。电平移位电路具有连接在第1电源线和第1节点间的第1导电型第1晶体管、在第2电源线和第1节点间串联连接的第2导电型第2及第3晶体管。第1控制信号共同输入到第1晶体管的栅极和第2及第3晶体管的一个的栅极。被输入比第1和第2电源的电源振幅低振幅的输入信号的输入端子连接到第2及第3晶体管的另一个的栅极。具有:时钟反相器,设置在第1电源线和第2电源线间,连接在第1节点和第1输出端子间,由第2控制信号控制接通或断开;反相器,设置在第1电源线和第2电源线间,输入连接到第1输出端子;和开关,连接在第1节点和反相器的输出间,由第3控制信号控制接通或断开。
申请公布号 CN102201192B 申请公布日期 2015.07.01
申请号 CN201110076950.9 申请日期 2011.03.23
申请人 瑞萨电子株式会社 发明人 土弘
分类号 G09G3/20(2006.01)I;G09G3/36(2006.01)I 主分类号 G09G3/20(2006.01)I
代理机构 中原信达知识产权代理有限责任公司 11219 代理人 谢丽娜;关兆辉
主权项 一种电平移位电路,其特征在于,具有:输入端子;第1输出端子;第1节点;第1电源线,与具有第1电源电压的第1电源连接;第2电源线,与具有第2电源电压的第2电源连接;第1导电型的第1晶体管,连接在上述第1电源线和上述第1节点之间;和第2导电型的第2及第3晶体管,串联连接在上述第2电源线和上述第1节点之间,向上述第1及第2晶体管的控制端子共同输入第1控制信号,而互补地控制为接通或断开,上述第3晶体管的控制端子与被输入比上述第1电源电压和上述第2电源电压的电源振幅低振幅的输入数据信号的上述输入端子连接,上述电平移位电路还具有:时钟反相器,设置在上述第1电源线和上述第2电源线之间,并连接在上述第1节点和上述第1输出端子之间,通过第2控制信号控制为接通或断开;反相器,设置在上述第1电源线和上述第2电源线之间,其输入与上述第1输出端子连接;和开关,连接在上述第1节点和上述反相器的输出之间,通过第3控制信号控制为接通或断开,相对于一个或多个上述电平移位电路,还设有生成并提供上述第1至第3控制信号的一个控制信号发生电路,上述控制信号发生电路,在第1时序,通过上述第2控制信号使上述时钟反相器为非激活状态,在之后的第2时序,通过上述第3控制信号断开上述开关,在之后的第3时序,通过上述第1控制信号接通上述第1晶体管,将上述第1节点设置为上述第1电源电压,在之后的第4时序,通过上述第1控制信号断开上述第1晶体管,在之后的第5时序,通过上述第2控制信号使上述时钟反相器为激活状态,将反转了上述第1节点后而得到的信号从上述第1输出端子输出,在之后的第6时序,通过上述第3控制信号接通上述开关,上述第1节点和上述反相器的输出导通,上述第1至第4时序均在数据输出切换时序之前,上述第5时序和上述数据输出切换时序对应,上述第6时序在上述数据输出切换时序之后。
地址 日本神奈川县