发明名称 一种对8b/10b编码方式的改进方法
摘要 本发明公开了一种对8b/10b编码方式的改进方法,其具体实现过程为:把1节8bit字节拆分成5bit和3bit,然后在极性偏差RD(running disparity)控制器的控制下以并列方式编解码。该一种对8b/10b编码方式的改进方法与现有技术相比,经过改进可以实现简化码表,降低功耗,而且相对于传统的块分组的方法,增强了编码的实时性,提高了编码的工作效率,实用性强。
申请公布号 CN104579583A 申请公布日期 2015.04.29
申请号 CN201510065551.0 申请日期 2015.02.09
申请人 浪潮电子信息产业股份有限公司 发明人 王振江;徐强
分类号 H04L1/00(2006.01)I 主分类号 H04L1/00(2006.01)I
代理机构 济南信达专利事务所有限公司 37100 代理人 姜明
主权项 一种对8b/10b编码方式的改进方法,其特征在于,首先把1节8bit字节拆分成5bit和3bit,然后在极性偏差RD控制器的控制下以并列方式对两组字节进行编解码,最后整合输出10bit码字,其具体实现过程为:一、RD的初始化值为RD‑,在时钟上升沿时按照RD‑完成第一个8bit数据低5位5bit编码,同时在同一时钟上升沿按照RD‑对高位3bit进行编码;上述极性偏差RD负责控制串行数据流中的直流平衡,在整个编码中起到纽带作用,将5b/6b编码和3b/4b有选择的连接起来,RD只有正负两种状态:RD+和RD‑,分别表明数据流中“0”的个数不小于“1”的个数和“1”的个数比“0”的个数多;二、通过奇偶校验的方法对5bit编码后的6bit进行计算不均等性Disp,并根据结果确定当前的RD是否需要改变,如果6bit的Disp为0则RD不需要变化,否则取反;所述不均等性Disp是指数据流中“1”和“0”的个数差;三、根据6bit确定的RD数据确定的3bit编码的输出:若为RD‑则直接输出4bit;若为RD+则根据3bit是否在001,010,101,110之中,在则直接输出4bit,反之则对4bit按位取反后输出,并且对输出的4bit计算RD值,这一RD值作为本组10bit的编码结果极性,当下一组8bit数据编码时,根据这一4bit的RD为指导依据。
地址 250101 山东省济南市高新区浪潮路1036号