发明名称 |
用于在电子存储器操作中动态功率节省的系统与方法 |
摘要 |
在电子存储器中通过将所述存储器的部分分段且取决于所述存储器将被存取的位置而仅启用某些存储器部分来实现功率降低。在一个实施例中,使用锁存中继器将位线分段以控制关于超过第一片段的片段的地址选择。在一个实施例中,允许所述锁存中继器在完成存储器读取/写入循环时保持在其操作/非操作状态中。此情况接着避免当在连续循环上存取同一片段时的连续启用脉冲。 |
申请公布号 |
CN102017001B |
申请公布日期 |
2015.03.25 |
申请号 |
CN200980114380.9 |
申请日期 |
2009.04.08 |
申请人 |
高通股份有限公司 |
发明人 |
哈利·拉奥;朴东奎;穆罕默德·哈桑·阿布-拉赫马 |
分类号 |
G11C7/10(2006.01)I;G11C7/12(2006.01)I;G11C7/18(2006.01)I;G11C8/08(2006.01)I;G11C8/14(2006.01)I |
主分类号 |
G11C7/10(2006.01)I |
代理机构 |
北京律盟知识产权代理有限责任公司 11287 |
代理人 |
宋献涛 |
主权项 |
一种存储器,其包含:连续分段的位线,其用于对所述存储器进行数据存取;和控制位线片段的锁存中继器,所述锁存中继器通过存储器地址的位和选自以下列表的限定符来控制:读取启用信号和写入启用信号,其中所述锁存中继器经配置以经启动以启用相关联的位线片段。 |
地址 |
美国加利福尼亚州 |