发明名称 一种阵列基板及其制备方法、显示装置
摘要 本发明实施例提供了一种阵列基板及其制备方法、显示装置,涉及显示技术领域,可减少阵列基板中像素电极受到数据线电场的干扰,并可增大存储电容。所述阵列基板包括衬底基板,设置在衬底基板上的薄膜晶体管、与薄膜晶体管的源极电连接的数据线以及与薄膜晶体管的漏极电连接的像素电极,此外,所述阵列基板还包括多个电连接的金属电极条;数据线、金属电极条以及像素电极层叠设置且各层之间相互绝缘,金属电极条位于数据线与像素电极之间;其中,任一个金属电极条与像素电极和数据线均有重叠。用于需要减少像素电极受到数据线电场的干扰,并需要相对大的存储电容的阵列基板以及包括该阵列基板的显示装置的制造。
申请公布号 CN103676373A 申请公布日期 2014.03.26
申请号 CN201310637706.4 申请日期 2013.11.27
申请人 北京京东方光电科技有限公司 发明人 肖文俊;李月
分类号 G02F1/1362(2006.01)I;G02F1/1368(2006.01)I;G02F1/1343(2006.01)I;H01L23/64(2006.01)I;H01L23/552(2006.01)I 主分类号 G02F1/1362(2006.01)I
代理机构 北京中博世达专利商标代理有限公司 11274 代理人 申健
主权项 一种阵列基板,包括衬底基板,设置在所述衬底基板上的薄膜晶体管、与所述薄膜晶体管的源极电连接的数据线以及与所述薄膜晶体管的漏极电连接的像素电极,其特征在于,所述阵列基板还包括多个电连接的金属电极条;所述数据线、所述金属电极条以及所述像素电极层叠设置且各层之间相互绝缘,所述金属电极条位于所述数据线与所述像素电极之间;其中,任一个所述金属电极条与所述像素电极和所述数据线均有重叠。
地址 100176 北京市大兴区经济技术开发区西环中路8号