发明名称 用于改进升压箝位的对位线编程
摘要 编程技术通过使用增加禁止沟道的箝位升压电势来比便编程干扰的所选位线样式编程来减少在一组非易失性存储元件中的编程干扰。一个方面将相邻位线的交替对分组为第一和第二组。向所选字线施加双编程脉冲。在第一脉冲期间编程第一组位线,且在第二脉冲期间编程第二组位线。然后对所有位线进行验证操作。当禁止具体位线时,其相邻位线的至少一个也将被禁止以便具体位线的沟道将被足够地升压。另一方面分离地编程每三个位线。修改的布局允许使用奇偶感测电路来感测相邻的位线对。
申请公布号 CN102203878B 申请公布日期 2014.03.19
申请号 CN200980143201.4 申请日期 2009.09.23
申请人 桑迪士克科技股份有限公司 发明人 杰弗里·W·卢茨;迪潘舒·达塔
分类号 G11C16/34(2006.01)I;G11C16/10(2006.01)I 主分类号 G11C16/34(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 黄小临
主权项 一种用于编程一组非易失性存储元件(400)的方法,包括进行编程序列的多次迭代,所述迭代中的至少一个使用第一编程过程,其包括:向该组非易失性存储元件施加第一编程脉冲(1202、1302、1402),同时选择该组的相邻非易失性存储元件对的第一组用于编程,以及禁止该组的相邻非易失性存储元件对的第二组被编程,第一组的对与第二组的对相交织;以及向该组非易失性存储元件施加第二编程脉冲(1204、1304、1404),同时选择第二组的对用于编程,以及禁止第一组的对被编程,在至少一个迭代的第一和第二编程脉冲之间对该组非易失性存储元件不进行验证操作;以及在第二编程脉冲之后,验证这些对的第一和第二组,此后进行编程序列的另一迭代。
地址 美国得克萨斯州