发明名称 |
用于图像传感器基于sigma-delta ADC的读出电路及工作时序 |
摘要 |
一种用于图像传感器基于sigma-delta ADC的读出电路及工作时序,电路有串接的积分器阵列、比较器、加法器和第一寄存器,加法器的输出端通过N-bit锁存器阵列连接输入端,比较器的输出串接1-bit锁存器阵列、第二寄存器和1-bit数模转换器,1-bit数模转换器的输出连接积分器阵列的负输入端,积分器阵列的正输入端连接像素的输出信号,第一寄存器的输出端为该输出电路的输出端。工作时序:采样电容采集像素信号;比较器完成对差分电压与0电压的比较后的数字量与数字信号总线中的数字量通过加法器完成累加;比较器的输出存入第一组1-bit锁存器中,加法器的输出存入第一组N-bit锁存器中,直到第一组电容完成M-1次累加。本发明降低了对调制器速度的要求。 |
申请公布号 |
CN103139500A |
申请公布日期 |
2013.06.05 |
申请号 |
CN201310062075.8 |
申请日期 |
2013.02.28 |
申请人 |
天津大学 |
发明人 |
姚素英;聂凯明;徐江涛;高静;史再峰;高志远 |
分类号 |
H04N5/378(2011.01)I;H04N5/3745(2011.01)I |
主分类号 |
H04N5/378(2011.01)I |
代理机构 |
天津市北洋有限责任专利代理事务所 12201 |
代理人 |
杜文茹 |
主权项 |
一种用于图像传感器基于sigma‑delta ADC的读出电路,其特征在于,包括有依次连接的积分器阵列(1)、比较器(2)、加法器(3)和第一寄存器(4),其中,所述的加法器(3)的输出端通过N‑bit锁存器阵列(5)连接输入端,所述的比较器(2)的输出端还依次连接1‑bit锁存器阵列(6)、第二寄存器(7)和1‑bit数模转换器(8),所述的1‑bit数模转换器(8)的输出连接积分器阵列(1)的负向输入端,所述的积分器阵列(1)的正向输入端连接像素的输出信号,所述的第一寄存器(4)的输出端为该输出电路的输出端。 |
地址 |
300072 天津市南开区卫津路92号 |