发明名称 |
用于实现非阻塞式基于优先级流控的方法和装置 |
摘要 |
提供了一种包括链路控制器以及和链路控制器通信的多个队列控制器的集成电路。多个队列控制器的每个队列控制器可操作用于耦合到集成电路外部的远程数据发送器的专用缓冲器。多个队列控制器可操作用于监控专用缓冲器的缓冲器充满水平,并且多个队列控制器的每个队列控制器可操作用于发送指示缓冲器充满水平的信号给链路控制器。链路控制器可用于向远程发送器发送优先级流控信号,其中,从发送指示缓冲器充满水平的信号到检测到缓冲器充满水平的时间段对于每个专用缓冲器是一致的。 |
申请公布号 |
CN102893566A |
申请公布日期 |
2013.01.23 |
申请号 |
CN201180024325.8 |
申请日期 |
2011.05.16 |
申请人 |
阿尔特拉公司 |
发明人 |
A·迪贝 |
分类号 |
H04L12/801(2013.01)I;H04L12/861(2013.01)I |
主分类号 |
H04L12/801(2013.01)I |
代理机构 |
北京市金杜律师事务所 11256 |
代理人 |
酆迅 |
主权项 |
一种集成电路(IC),包括:链路控制器;以及和所述链路控制器通信的多个队列控制器,所述多个队列控制器的每个队列控制器可操作用于耦合到专用缓冲器,所述多个队列控制器的每个队列控制器可操作用于监控并检测所述专用缓冲器的缓冲器充满水平,所述多个队列控制器的每个队列控制器可操作用于向所述链路控制器发送指示所述缓冲器充满水平的信号,所述链路控制器可操作用于发送优先级流控信号以关于所述专用缓冲器之一控制所述数据流,其中,从发送指示所述缓冲器充满水平的所述信号到检测到所述缓冲器充满水平的时间段对于每个专用缓冲器是一致的。 |
地址 |
美国加利福尼亚 |