发明名称 时间差数字转换级及具备它的时间差数字转换器
摘要 本发明提供一种时间差数字转换级及具备它的时间差数字转换器。时间差数字转换电路(11)根据所输入的第1及第2信号的相位差来输出表示-(2n-1-1)~+(2n-1-1)的整数值的n比特的数字信号。时间差放大电路(13)输出将第1及第2信号的相位差放大为2n-1倍之后的两个信号。延迟调整电路(14)输出对从时间差放大电路(13)输出的两个信号附加了与数字信号相应的相位差之后的两个信号。输出检测电路(15)检测到从延迟调整电路(14)输出了两个信号后输出检测信号。存储电路(12)与检测信号同步地锁存数字信号。通过将具备了上述各要素的时间差数字转换级(10)进行多级连接,从而构成了流水线型时间差数字转换器。因而,可以实现小型且高分辨率的时间差数字转换器。
申请公布号 CN102763337A 申请公布日期 2012.10.31
申请号 CN201080064158.5 申请日期 2010.08.24
申请人 松下电器产业株式会社 发明人 道正志郎;三木拓司
分类号 H03M1/12(2006.01)I 主分类号 H03M1/12(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 汪惠民
主权项 一种时间差数字转换级,其特征在于具备:时间差数字转换电路,根据所输入的第1及第2信号的相位差来输出表示‑(2n‑1‑1)~+(2n‑1‑1)的整数值的n比特的数字信号;时间差放大电路,输入所述第1及第2信号,并输出将这些信号的相位差放大为2n‑1倍之后的两个信号;延迟调整电路,输入从所述时间差放大电路输出的所述两个信号,并输出对这些信号附加了与所述数字信号相应的相位差之后的两个信号;输出检测电路,检测到从所述延迟调整电路输出了所述两个信号后,输出检测信号;和存储电路,与所述检测信号同步地锁存所述数字信号。
地址 日本大阪府