发明名称 移位寄存器单元电路、移位寄存器、阵列基板及液晶显示器
摘要 本发明公开一种移位寄存器单元电路、移位寄存器及液晶显示器阵列基板,主要是为了解决现有移位寄存器可靠性差的问题而设计。本发明移位寄存器,具有至少两个级联连接的移位寄存器单元电路,各移位寄存器单元电路均基于两个时钟信号工作;单元电路包括:输入端、预充电电路、第一电平拉低电路、第二电平拉低电路和输出端。本发明在改善了下拉TFT阈值电压在直流偏压下漂移的问题,同时解决了时钟跳变带来的输出不稳定,提高了电路的可靠性,并减少了功耗。
申请公布号 CN102654982A 申请公布日期 2012.09.05
申请号 CN201110126582.4 申请日期 2011.05.16
申请人 京东方科技集团股份有限公司;成都京东方光电科技有限公司 发明人 李天马;祁小敬;青海刚
分类号 G09G3/36(2006.01)I;G09G3/20(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 北京中博世达专利商标代理有限公司 11274 代理人 申健
主权项 一种移位寄存器单元电路,其特征在于,包括:输入端,包括起始信号输入端、第一时钟信号输入端和第二时钟信号输入端;预充电电路,响应于起始信号和第一时钟信号的致能电平,输出导通电平;第一电平拉低电路,接入导通电平后,将所述预充电电路输出的导通电平拉低输出低电平;导通电平截止后,响应于第一时钟信号的致能电平及第二时钟信号的非致能电平输出低电平,响应于第一时钟信号的非致能电平及第二时钟信号的致能电平输出高电平;第二电平拉低电路,耦接于所述第一电平拉低电路的输出端,响应于第一电平拉低电路输出的高电平将所述第二电平拉低电路输出端的电平拉低输出低电平;响应于第一时钟信号的致能电平将所述第二电平拉低电路输出端的电平拉低输出低电平;响应于所述第一电平拉低电路输出的低电平及第一时钟信号的非致能电平,第二电平拉低电路输出高电平;输出端,耦接于所述第二电平拉低电路的输出端,输出电平信号。
地址 100015 北京市朝阳区酒仙桥路10号