发明名称 一种SPI接口存储器执行程序方法和装置
摘要 本发明涉及SOC集成电路设计领域,尤其是一种SPI接口存储器执行程序方法和装置。本发明所采取的主要技术手段是:规划多通道SPI接口存储器的操作状态及其转换机制、量化各操作状态工作条件、设计不同寄存器和控制逻辑在数据和控制两个通路中独立有序地进行指令和数据的双向流动;硬件设备主要包括:数据通路接口、控制通路接口、主控制器、寄存器组、波特率控制逻辑,以及各种不同的连接总线。本发明有益的效果:本发明兼容各类单、双、四通道等多通道SPI接口存储器指令,使多通道SPI接口存储器从数据存储载体拓展到程序运行载体,并大幅度减少存储器外部引脚资源,使该类存储器集成到SOC单芯片系统时,在缩小硅片面积、提高系统可靠性、便于二次开发等方面具有明显优势。
申请公布号 CN101819560B 申请公布日期 2012.05.30
申请号 CN200910096232.0 申请日期 2009.02.27
申请人 杭州晟元芯片技术有限公司 发明人 李兆亮;张飞飞;邱柏云
分类号 G06F13/42(2006.01)I;G06F13/38(2006.01)I;G06F13/12(2006.01)I 主分类号 G06F13/42(2006.01)I
代理机构 杭州九洲专利事务所有限公司 33101 代理人 陈继亮
主权项 一种SPI接口存储器执行程序的装置,其特征是:主要包括数据通路接口(21)、控制通路接口(22)、主控制器(24)、寄存器组(26)和波特率控制逻辑(28),CPU总线(201)分别与数据通路接口(21)、控制通路接口(22)相连,数据通路接口(21)通过数据通路(202)及数据控制线(204D)与主控制器(24)相连;控制通路接口(22)一路通过控制通路(203)与寄存器组(26)相连,另一路通过指令控制线(204C)与主控制器(24)相连;寄存器组(26)一路通过寄存器总线(205)与主控制器(24)连接,另一路通过数据总线(206)与波特率控制逻辑(28)连接;主控制器(24)与时钟线(207)相连,主控制器(24)引出多通道SPI接口存储器总线(208),多通道SPI接口存储器总线(208)用于与多通道SPI接口存储器相连。
地址 310012 浙江省杭州市西湖区天目山路176号17幢103室