发明名称 APARATO Y METODO DE CODIFICACION/DESCODIFICACION DE CODIGOS DE BLOQUE DE COMPROBACION DE PARIDAD DE BAJA DENSIDAD EN UN SISTEMA DE COMUNICACION.
摘要 Un método de codificación de un vector de información en un aparato de transmisión de señal, comprendiendo el método: generar una palabra de código de bloque de comprobación de paridad de baja densidad LDPC, codificando un vector de información utilizando una segunda matriz de comprobación de paridad cuando una tasa de codificación de transmisión en el aparato de transmisión de señal es una segunda tasa de codificación, siendo la segunda tasa de codificación menor que una primera tasa de codificación de una primera matriz de comprobación de paridad, y generar una palabra de código de bloque LDPC codificando el vector de información utilizando solamente la primera matriz de comprobación de paridad, cuando la tasa de codificación de transmisión es la primera tasa de codificación, y generar un primer vector de paridad, un segundo vector de paridad y un tercer vector de paridad codificando el vector de información utilizando la segunda matriz de comprobación de paridad, cuando la tasa de codificación de transmisión es una tercera tasa de codificación, siendo la tercera tasa de codificación mayor que la primera tasa de codificación y generando una palabra de código de bloque LDPC perforando, por lo menos, uno entre el vector de información, el primer vector de paridad, el segundo vector de paridad y el tercer vector de paridad correspondiente a la tercera tasa de codificación, en el que la segunda matriz de comprobación de paridad es generada utilizando la primera matriz de comprobación de paridad, la primera matriz de comprobación de paridad incluye una serie de bloques, los bloques de la serie de bloques son clasificados en bloques (111, 113) correspondientes a una primera parte de información correspondiente al vector de información, bloques (121, 123) correspondientes a una primera parte de paridad correspondiente al primer vector de paridad, y bloques (131, 133) correspondientes a una segunda parte de paridad correspondiente al segundo vector de paridad, en el que los bloques clasificados como la primera parte de información son clasificados en bloques correspondientes a un primer bloque parcial (111) y bloques correspondientes a un segundo bloque parcial (113), los bloques clasificados como la primera parte de paridad son clasificados en bloques correspondientes a un tercer bloque parcial (121) y bloques correspondientes a un cuarto bloque parcial (123), y los bloques clasificados como la segunda parte de paridad son clasificados en bloques correspondientes a un quinto bloque parcial (131) y bloques correspondientes a un sexto bloque parcial (133). en el que la segunda matriz de comprobación de paridad incluye la primera matriz de comprobación de paridad y bloques correspondientes a una segunda parte de información (115) correspondiente al vector de información, una tercera parte de paridad (125) correspondiente al primer vector de paridad, una cuarta parte de paridad (135) correspondiente al segundo vector de paridad y una quinta parte de paridad (141, 143, 145) correspondiente al tercer vector de paridad, los bloques clasificados como la segunda parte de información son clasificados en bloques correspondientes a un séptimo bloque parcial (115), los bloques clasificados como la tercera de paridad parte son clasificados en bloques correspondientes a un octavo bloque parcial (125), los bloques clasificados como la cuarta parte de paridad son clasificados en bloques correspondientes a un noveno bloque parcial (135), los bloques clasificados como la quinta parte de paridad son clasificados en bloques correspondientes a un décimo bloque parcial (141), bloques correspondientes a un undécimo bloque parcial (143) y bloques correspondientes a un duodécimo bloque parcial (145), en el que el duodécimo bloque parcial (145) es diagonal con el sexto bloque parcial (133) bloque a bloque, se disponen matrices de identidad en bloques correspondientes al duodécimo bloque parcial.
申请公布号 ES2371092(T3) 申请公布日期 2011.12.27
申请号 ES20070011789T 申请日期 2007.06.15
申请人 SAMSUNG ELECTRONICS CO., LTD.;POSTECH FOUNDATION 发明人 JEONG, HONG-SIL;KIM, JAE-YOEL;PARK, SUNG-EUN;CHOI, SEUNG-HOON;PARK, DONG-SEEK;KIM, YOUNG-HO;YANG, KYEONG-CHEOL;YANG, HYEON-GU;KYUNG, GYU-BUM;MYUNG, SE-HO
分类号 H03M13/11 主分类号 H03M13/11
代理机构 代理人
主权项
地址