发明名称 | 输出缓冲电路以及包括该输出缓冲电路的系统 | ||
摘要 | 提供了一种输出缓冲电路,其中可以防止输出信号的延迟以及转换速率的减低,同时抑制了过冲和下冲。根据一个典型实施例,在N-沟道输出晶体管的栅极从‘L’电平变为‘H’电平的第一周期中,该栅极通过电容器元件与输出端相连,使得过冲被抑制。另外,通过在先于第一周期的第二周期期间使得电容器元件处于没有电荷被存储的状态,就可以防止输出信号的延迟以及转换速率的降低。 | ||
申请公布号 | CN101047378B | 申请公布日期 | 2011.08.03 |
申请号 | CN200710091417.3 | 申请日期 | 2007.03.28 |
申请人 | 川崎微电子股份有限公司 | 发明人 | 仓升智明 |
分类号 | H03K19/003(2006.01)I | 主分类号 | H03K19/003(2006.01)I |
代理机构 | 中原信达知识产权代理有限责任公司 11219 | 代理人 | 谷惠敏;钟强 |
主权项 | 一种输出缓冲电路,包括:输出晶体管,具有源极、漏极和栅极,其中该源极被提供有VDD和GND电位之一,漏极与输出端相连;电容器元件,具有与该输出端相连的第一端,以及第二端;驱动电路,用于通过改变输出晶体管的栅极的电位来控制该输出晶体管,该驱动电路工作以使得在第一周期期间该输出晶体管从OFF状态变为ON状态,并且使得在先于该第一周期的第二周期期间该输出晶体管处于OFF状态;第一开关,用于当其处于ON状态时将电容器元件的第二端与输出晶体管的栅极相连;以及第二开关,用于当其处于ON状态时将该VDD和GND电位中的另一个提供给电容器元件的第二端,其中,在第一周期期间该第一开关处于ON状态并且第二开关处于OFF状态,以及在第二周期期间该第一开关处于OFF状态并且第二开关处于ON状态。 | ||
地址 | 日本千叶市 |