发明名称 一种优化高速数据接口输出波形的电流分段电路
摘要 本发明公开了一种优化高速数据接口输出波形的电流分段电路,其特征在于:采用四电流源控制开关结构的电流分段电路对高速发射电流进行分段,控制高速传输数据的上升/下降时间,对分段电流控制信号的延迟时间和数据的延迟时间进行匹配,所述四电流源控制开关结构包括电流源I1、I2、I3、I4,电流控制开关K1、K2、K3、K4,所述I1+I2=I3+I4,所述开关K1、K3控制电流I1+I3流入DP线或者DM线,开关K2、K4控制电流I2+I4流入DP线或者DM线;本发明通过数据延时和电流控制延时的匹配,抑制信号过冲现象,消除拐点,确保了高速数据传输更为有效;特别适用于对输出波形要求较高的高速数据传输领域,如USB。
申请公布号 CN101388865B 申请公布日期 2011.08.03
申请号 CN200810046402.X 申请日期 2008.10.29
申请人 四川和芯微电子股份有限公司 发明人 叶飞;郭向阳;朱国军
分类号 H04L25/02(2006.01)I;H04B14/06(2006.01)I 主分类号 H04L25/02(2006.01)I
代理机构 成都天嘉专利事务所(普通合伙) 51211 代理人 徐丰
主权项 一种优化高速数据接口输出波形的电流分段电路,其特征在于:采用四电流源控制开关结构的电流分段电路对高速发射电流进行分段,控制高速传输数据的上升/下降时间,对分段电流控制信号的延迟时间和数据的延迟时间进行匹配;所述四电流源控制开关结构包括电流源I1、I2、I3、I4,电流控制开关K1、K2、K3、K4;其中,I1+I2=I3+I4,所述开关K1、K3控制电流I1+I3流入DP线或者DM线,所述开关K2、K4控制电流I2+I4流入DP线或者DM线;当高速数据发射时,通过具有四电流源控制开关结构的电流分段控制电路控制K1、K2、K3、K4的开关时序,开关时序把数据上升/下降过程分段,在各阶段,通过开关控制产生不同的电流对数据线进行充电,抑制了信号过冲;同时,由于对分段电流控制信号的延迟时间和数据的延迟时间进行了匹配,电流不连续性被削弱,避免了拐点。
地址 610041 四川省成都市高新区孵化园7号楼409室