发明名称 时序改善电路
摘要 一种时序改善电路,其包括一控制电路及一开关电路,该控制电路包括一第一开关元件及一第二开关元件,该第一开关元件输入端与一节点相连,该节点电压在开机时为高电平,关机及休眠时为低电平,控制电脑休眠状态的控制信号由一芯片组的控制信号端输出,该第一开关元件输出端与一芯片组的控制信号端及该第二开关元件输入端相连,该第二开关元件输出端与该输入输出控制芯片相连,该开关电路的输入端与该节点相连,输出端与输入输出控制芯片相连并输出一开机为高电平、关机和休眠为低电平的信号至输入输出控制芯片。该时序改善电路使芯片组输出的控制电脑休眠状态的控制信号的时序与输入输出控制芯片中控制电脑休眠状态的信号时序一致,保证了电脑的正常运行。
申请公布号 CN101206520B 申请公布日期 2010.09.29
申请号 CN200610157874.3 申请日期 2006.12.22
申请人 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 发明人 刘百宏
分类号 G06F1/32(2006.01)I 主分类号 G06F1/32(2006.01)I
代理机构 代理人
主权项 一种时序改善电路,可将一芯片组输出的控制电脑休眠状态的控制信号转换为与一输入输出控制芯片中用于控制电脑休眠状态的第一休眠状态控制信号及第二休眠状态控制信号时序一致的信号,所述控制电脑休眠状态的控制信号由一控制信号端输出,其特征在于:所述时序改善电路包括一控制电路及一开关电路,所述控制电路包括一高通低断的第一开关元件及一高通低断的第二开关元件,所述第一开关元件的输入端与一节点相连,所述节点电压在开机时为高电平,关机及休眠时为低电平,所述第一开关元件的输出端分别与所述芯片组的控制信号端及所述第二开关元件的输入端相连,所述第二开关元件的输出端与该输入输出控制芯片相连,所述开关电路的输入端与所述节点相连,所述开关电路的输出端与所述输入输出控制芯片相连并输出一开机时为高电平、关机和休眠时为低电平的信号至该输入输出控制芯片。
地址 518109 广东省深圳市宝安区龙华镇油松第十工业区东环二路2号