发明名称 |
用于ESD保护的方法和设备 |
摘要 |
本发明揭示一种使静电放电(ESD)保护电路的错误触发最少的技术。在一实施例中,ESD触发元件的电阻器—电容器(RC)时间常数在正常操作期间减小,从而使错误触发的风险减到最小。由于无需与释放维持触发状态的装置(即,触发锁存器)相关联的超时电路,所以节省了电路布局面积。根据所述ESD保护电路的使用条件和所需应用而在操作情形中设定用于触发的RC时间常数。 |
申请公布号 |
CN101510541A |
申请公布日期 |
2009.08.19 |
申请号 |
CN200910006299.0 |
申请日期 |
2009.02.13 |
申请人 |
爱特梅尔公司 |
发明人 |
戴维·贝尔纳;让-雅克·卡扎济安;安托万·里维埃 |
分类号 |
H01L23/60(2006.01)I;H02H3/00(2006.01)I;G05B19/02(2006.01)I |
主分类号 |
H01L23/60(2006.01)I |
代理机构 |
北京律盟知识产权代理有限责任公司 |
代理人 |
孟 锐 |
主权项 |
1. 一种用于提供静电放电(ESD)保护的设备,所述设备包括:触发级,其具有耦合到触发电阻器的触发电容器,所述触发级耦合到经配置以控制触发分流装置的第一反相器;所述触发级经配置以响应ESD事件;以及第二反相器,其耦合到所述触发级和所述第一反相器,且耦合到触发锁存器以控制ESD分流装置;且其中所述触发分流装置在耦合到所述设备的相关联装置被通电时分流所述触发电阻器。 |
地址 |
美国加利福尼亚州 |