发明名称 时分同步码分多址直放站系统的包络检波同步模块
摘要 一种时分同步码分多址直放站系统的包络检波同步模块,包括依次连接的包络信息提取与整形电路及数字信号处理与同步控制单元,包络信息提取与整形电路与直放站系统的射频检波电路连接,数字信号处理与同步控制单元连接到直放站系统的上下行链路,包络信息提取与整形电路包括采样保持电路和高速比较器电路,数字信号处理与同步控制单元包括依次连接的特征值运算单元、帧同步头捕捉与产生单元、本地帧同步头产生及校正单元、同步控制信号产生单元以及微处理器单元,微处理器单元与监控系统通讯。本发明的优点在于:实现了比较器门限自适应调整,大大提高了同步的输入功率动态范围;在数字信号处理与同步控制单元中采用了校正方案,进一步提高了同步稳定性。
申请公布号 CN101483471A 申请公布日期 2009.07.15
申请号 CN200810070457.4 申请日期 2008.01.11
申请人 福建三元达通讯股份有限公司 发明人 王全华
分类号 H04B7/216(2006.01)I;H04B7/26(2006.01)I;H04B1/707(2006.01)I 主分类号 H04B7/216(2006.01)I
代理机构 厦门市新华专利商标代理有限公司 代理人 翁素华
主权项 1. 一种时分同步码分多址直放站系统的包络检波同步模块,包括依次连接的包络信息提取与整形电路以及数字信号处理与同步控制单元,其中包络信息提取与整形电路与时分同步码分多址直放站系统的射频检波电路连接,数字信号处理与同步控制单元连接到时分同步码分多址直放站系统的上下行链路,其特征在于:所述包络信息提取与整形电路包括采样保持电路和高速比较器电路,所述采样保持电路接收射频检波电路输出的信号,处理后输送给所述高速比较器电路,所述数字信号处理与同步控制单元包括依次连接的特征值运算单元、帧同步头捕捉与产生单元、本地帧同步头产生及校正单元、同步控制信号产生单元以及微处理器单元,所述特征值运算单元将前级高速比较器电路输出的数字信号进行特征值运算后输出至帧同步头捕捉与产生单元,所述微处理器单元与监控系统进行通讯。
地址 350003福建省福州市鼓楼区工业路611号省火炬高新技术创业园主楼七层北1-6室