发明名称 偏差补偿电路以及偏差补偿方法
摘要
申请公布号 TWI300286 申请公布日期 2008.08.21
申请号 TW091104344 申请日期 2002.03.08
申请人 东芝股份有限公司 KABUSHIKI KAISHA TOSHIBA 日本 发明人 吉泽秋彦
分类号 H03F3/45 (2006.01) 主分类号 H03F3/45 (2006.01)
代理机构 代理人 詹铭文 台北市中正区罗斯福路2段100号7楼之1;萧锡清 台北市中正区罗斯福路2段100号7楼之1
主权项 1.一种偏差补偿电路,其特征在于具备:一类比/数位转换器,测定在类比信号处理电路的反转极性之类比缓冲器的DC水平,并将类比信号转换成数位信号,及;一数位/类比转换器,输入上述类比/数位转换器输出的数位信号,并将该数位信号转换成类比信号,及;一减衰器,输入由上述数位/类比转换器输出的类比信号,并减衰其振幅水平,以及一类比加算器,输入该减衰器的输出信号及上述类比信号处理电路的输出信号,将该些信号相加后供做上述反转极性的类比输出缓冲器的输入信号。2.如申请专利范围第1项所述之偏差补偿电路,其特征为,该减衰器的减衰比,与上述反转极性的类比输出缓输器的增益值K之倒数(1/K),实值上相等。3.如申请专利范围第1项所述之偏差补偿电路,其特征为,该减衰器的减衰比,与上述反转极性的类比输出缓冲器的增益值K1及类比/数位转换器的增益值K2二者乘积的倒数(1/(K1xK2)),实值上相等。4.如申请专利范围第1项所述之偏差补偿电路,其特征为,该减衰器备有第一电阻元件及第二电阻元件,第一电阻元件之一端连接上述数位/类比转换器的输出端子,在第一电阻元件的他端与基准电压源之间连接第二电阻元件,并在该第一电阻元件与第二电阻元件的连接点,连接上述类比加算器的一个输入端子。5.如申请专利范围第1项所述之偏差补偿电路,其特征为,该数位/类比转换器为R-2R型,该减衰器,在R-2R型数位/类比转换器的输出端子与基准电压源之间有第三电阻元件连接,且该R-2R型数位/类比转换器的输出端子与上述类比加算器的一个输入端子连接。6.如申请专利范围第1项至第5项各项所述之偏差补偿电路,其特征为,上述类比加算器及反转极性的类比输出缓冲器具备:一运算放大器,其正转输入端子连接基准电压源,及一第四电阻元件,连接运算放大器的反转输入端子与前述类比信号处理电路的输出端子之间,及一第五电阻元件,连接运算放大器的反转输入端子与上述减衰器之间,以及一第六电阻元件,连接算放大器的反转输入端子与输出端子之间。7.一种偏差补偿电路,其特征在于具备:一类比/数位转换器,测定在类比信号处理电路的正转极性的类比输出缓冲器的DC水平,并将类比信号转换成数位信号,及一数位/类比转换器,输入上述类比/数位转换器输出的数位信号,并将该数位信号转换成类比信号,及一减衰器,输入数位/类比转换器输出的类比信号,并减衰其振幅水平,以及一类比减算器,输入减衰器的输出信号及上述类比信号处理电路的输出信号,由类比信号处理电路的输出信号减去减衰器的输出信号,输出供做上述类比输出缓冲器的输入信号。8.如申请专利范围第7项所述之偏差补偿电路,其特征为,该减衰器之减衰比,与前述正转极性的类比输出缓冲器的增益值K之倒数(1/K),实质上相等。9.如申请专利范围第7项所述之偏差补偿电路,其特征为,该减衰器之减衰比,与前述正转极性的类比输出缓冲器的增益值K1及类比/数位转换器的增益值K2二者乘积的倒数(1/(K1xK2)),实质上相等。10.如申请专利范围第7项所述之偏差补偿电路,其特征为,该减衰器具备第一电阻元件及第二电阻元件,第一电阻元件之一端连接上述数位/类比转换器的输出端子,第二电阻元件在第一电阻元件之他端与基准电压源之间连接,且在该第一电阻元件与第二电阻元件的连接点,连接上述类比减算器的一个输入端子。11.如申请专利范围第7项所述之偏差补偿电路,其特征为,该数位/类比转换器为R-2R型,该减衰器,在上述R-2R型数位/类比转换器的输出端子与基准电压源之间,有第三电阻元件连接,且该R-2R型数位/类比转换器的输出端子,与上述类比减算器之一个输入端子连接。12.如申请专利范围第7项至第11项各项所述之偏差补偿电路,其特征为,该类比减算器具备:一第一运算放大器,及一第四电阻元件,连接该第一运算放大器的正转输入端子与基准电压源之间,及一第五电阻元件,连接第一运算放大器的正输入端子与上述减衰器的输出端子之间,及一第六电阻元件,连接第一运算放大器的反转输入端子与第一运算放大器的输出端子之间;该正转极性的类比输出缓冲器具备:一第二运算放大器,其正转输入端子连接基准电压源,及一第八电阻元件,连接第二运算放大器的反转输入端子与类比减算器的输出端子之间,以及一第九电阻元件,连接第二运算放大器的反转输入端子与第二运算放大器的输出端子之间。13.一种偏差补偿电路,其特征在于具备:一类比/数位转换器,测定在类比信号处理电路的正转极性的类比输出缓冲器之DC水平,并将类比信号转换成数位信号,及一数位/类比转换器,输入上述类比/数位转换器输出的数位信号,并将该数位信号转换成类比信号,以及一减算器,输入上述数位/类比转换器的输出信号及上述类比信号处理电路的输出信号,由该类比信号处理电路的输出信号减去数位/类比转换器的输出信号,供做前述类比输出缓冲器的输入信号。14.如申请专利范围第13项所述之偏差补偿电路,其特征在于:该类比减算器具备:一第一运算放大器,及一第一电阻元件,连接第一运算放大器的正转输入端子与基准电压源之间,及一第二电阻元件,连接第一运算放大器的正转输入端子与前述数位/类比转换器的输出端子之间,及一第三电阻元件,连接第一运算放大器的反转输入端子与上述类比信号处理电路的输出端子之间,以及一第四电阻元件,连接第一运算放大器的反转输入端子与第一运算放大器的输出端子之间;该正转极性的类比输出缓冲器具备:一第二运算放大器,其正转输入端子连接基准电压源,及一第五电阻元件,连接第二运算放大器的反转输入端子与上述减算器的输出端子之间,及一第六电阻元件,连接第二运算放大器的反转输入端子与该第二运算放大器的输出端子之间,以及一第七电阻元件,连接第二运算放大器的反转输入端子与基准电压源之间;且用上述第一电阻元件与第二电阻元件的电阻值之比,设定减衰比。15.一种偏差补偿电路,其特征在于具备:一类比/数位转换器,测定在类比信号处理电路的类比输出缓冲器的DC水平,并将类比信号转换成数位信号,以及一第一及第二暂存器电路,输入上述类比/数位转换器输出的数位信号,并保存该数位信号;该第一暂存器电路保存的数位信号,输入上述类比信号处理电路,用以做类比化的偏差补偿;该第二暂存器电路保存的数位信号,输入数位信号处理电路,用于做数位化的偏差补偿。16.如申请专利范围第15项所述之偏差补偿电路,其特征为,用该第一暂存器电路保存的数位信号进行类比化的偏差补偿,在类比化的偏差补偿后,再度用类比/数位转换器测定类比信号处理电路的类比输出缓冲器的DC水平,该输出的数位信号输入第二暂存器电路保存。17.一种偏差补偿方法,其特征为具备下述步骤:一检测在类比信号处理电路的反转极性之类比输出缓冲器的DC输出偏差,并转换成数位信号之步骤;一将检出的DC输出偏差水平,转换成类比信号水平之步骤;一将该转换的类比信号水平,减衰去类比缓冲器增益部份之步骤;以及一加算该减衰后的类比信号与类比信号处理电路的输出信号,并供给上述类比输出缓冲器之步骤,其中由上述类比输出缓冲器取得输出信号。18.一种偏差补偿方法,其特征为具备下述步骤:一检测在类比信号处理电路的正转极性之类比输出缓冲器的DC输出偏差,并转换成数位信号之步骤;一将检出的DC输出偏差水平,转换成类比信号水平之步骤;一将该转换的类比信号水平,减衰去类比缓冲器的增益部份之步骤;以及一由类比信号处理电路的输出信号减去上述减衰后的类比信号,再供给该类比输出缓冲器之步骤,其中由上述类比输出缓冲器取得输出信号。19.一种偏差补偿方法,其特征为具备下述步骤:一检测在类比信号处理电路的正转极性之类比输出缓冲器的DC输出偏差,并转换成数位信号之步骤;一将检出的DC输出偏差水平,转换成类比信号水平之步骤;以及一由上述类比信号处理电路的输出信号,减去上述之类比信号水平,再供给该类比输出缓冲器之步骤,其中由上述类比输出缓冲器取得输出信号。20.一种偏差补偿方法,其特征为具备:一检测在类比信号处理电路的类比输出缓冲器的DC输出偏差,并转换成数位信号之步骤;一将检出的数位信号存入第一暂存器电路之步骤,及一将该第一暂存器电路保存的数位信号,送还上述类比信号处理电路,进行类比化的偏差补偿步骤;一检测该类比信号处理电路的类比输出缓冲器之DC输出偏差,并再度转换成数位信号之步骤;一将检出的数位信号存入第二暂存器电路之步骤;以及一将第二暂存器保存的数位信号,输入数位信号处理电路,进行数位化的偏差补偿之步骤。图式简单说明:第1图,示本发明第1实施例的偏差补偿电路之概略构成的方块图。第2图,示第1图之偏差补偿电路中的类比信号处理电路,类比加算器,输出缓冲器及类比减衰器的具体化电路构成例之电路图。第3图,示第2图的偏差补偿电路的变形例之电路图。第4图,示本发明第二实施例偏差补偿电路之具体化的电路构成图。第5图,示第4图的偏差补偿电路所用之R-2R型D/A转换器的具体化构成例之电路图。第6图,示本发明第三实施例的偏差补偿电路之具体化的电路构成图。第7图,示本发明第四实施例的偏差补偿电路之具体化构成例的电路图。第8图,示本发明第五实施例的偏差补偿电路之方块图。第9图,为说明习用的偏差补偿电路用的,削波稳定型放大器之电路图。第10图,示DC碟机或DVD碟机使用之类比前端信号处理用的LSI等所用的习用之类比信号处理电路的电路图。
地址