发明名称 分离饱和加减功能以改善处理器管线的关键执行阶段时程
摘要 本发明主要是关于自一执行单元中分离出饱和加减运算功能以改进一处理器管线架构的关键执行阶段时程的方法与装置。饱和加减运算功能是执行单元中其中的一算术逻辑运算功能,进行此项功能需要较长时间。本发明将耗时较久的饱和加减运算功能分离出执行单元,令饱和加减运算功能可超过一个管线阶段时程中进行。将饱和加减运算自执行单元中分离可有效地减少执行单元所需时程,而执行单元实际上是一管线架构处理器中最关键的阶段。整体而言,整个处理器的执行速度可因为自执行单元分离出饱和加减运算功能而加快。
申请公布号 CN100410873C 申请公布日期 2008.08.13
申请号 CN200610067099.2 申请日期 2006.04.04
申请人 威盛电子股份有限公司 发明人 大卫A·鲍德鲁
分类号 G06F9/38(2006.01);G06F9/302(2006.01) 主分类号 G06F9/38(2006.01)
代理机构 北京市柳沈律师事务所 代理人 钱大勇
主权项 1. 一管线架构处理器,其特征在于,包含:一执行单元,包含:一算术逻辑运算单元,是自该执行单元的前一阶段接收一非饱和加减指令与运算元以于一管线阶段时程内完成该非饱和加减指令的运算;一第一多工器,是接收该算术逻辑运算单元的运算输出并且产生一资料路径;一多重时程饱和加减器,是自该执行单元的前一阶段接收一饱和加减指令与运算元,并且于多重管线阶段时程内执行饱和加减运算以产生一饱合运算结果;以及一第二多工器,接收该资料路径与该饱合运算结果以输出至该执行单元的次二阶段。
地址 台湾省台北县新店市