发明名称 具有数目减少的列读出电路的CMOS图像传感器和从一行像素读出像素信号的方法
摘要 一种图像传感器,包括:第一组列读出电路和第二组列读出电路,用于从所说的像素中读出像素信号。在每个组中的列读出电路总数明显小于图像传感器的像素阵列中的列数。其中还包括具有选择开关的一个多路复用器总线系统,用于选择性地切换像素信号,使其从所说的一块像素作为输入进入所说的第一组列读出电路。多路复用器总线系统还选择性地切换像素信号,使从一列中的另一块像素作为输入进入所说的第二组列读出电路。然而,当所说的第一组列读出电路正在读出并存储来自于所说像素的像素信号的同时,所说的第二组列读出电路正在向外传送处理过的信号。这样,第一和第二组交替地工作。
申请公布号 CN1326385C 申请公布日期 2007.07.11
申请号 CN200410005436.6 申请日期 2004.02.18
申请人 全视技术有限公司 发明人 H·杨;X·何
分类号 H04N3/15(2006.01);H04N5/30(2006.01);H01L27/14(2006.01) 主分类号 H04N3/15(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 傅康;梁永
主权项 1.一种CMOS图像传感器,包括:多个像素,它们安排成具有M列的一个像素阵列,所说的M列分组成N块,所说的N块中的每一块具有M/N个像素;第一组列读出电路,具有M/N列读出电路,用于从所说的像素中读出像素信号;第二组列读出电路,具有M/N列读出电路,用于从所说的像素中读出像素信号;具有选择开关的一个多路复用器总线系统,用于选择性地切换像素信号,使其从所说的N块之一作为输入进入所说的第一组列读出电路,并且使所说的N块中的另一个作为输入进入所说的第二组列读出电路,其中所说的第一组列读出电路正在读出并存储来自于所说像素的像素信号的同时,所说的第二组列读出电路正在向外传送处理过的信号。
地址 美国加利福尼亚州