发明名称 具有存储器平面对准的非易失性存储器及方法
摘要 本发明提供一种由一组存储器平面组成的非易失性存储器,每个存储器平面均具有自己的一组读/写电路,以使所述存储器平面能够并行地运作。所述存储器进一步被组织成可擦除区块,每个区块均用于存储一具有多个数据逻辑单位的逻辑群组。在更新逻辑单位时,逻辑单位的所有版本都会保留在和原始版本相同的平面中。优选的,逻辑单位的所有版本均被对准在一平面中,以使其全部由同一组感测电路来服务。在后续的垃圾收集(garbage collection)操作中,并不需要从一不同的平面或不同的一组感测电路中检索所述逻辑单位的最新版本,否则便会降低性能。在一个实施例中,在对准之后所留下的任何间隙均通过复制其后面的逻辑单位的最新版本来加以填补。
申请公布号 CN1922586A 申请公布日期 2007.02.28
申请号 CN200480042138.2 申请日期 2004.12.21
申请人 桑迪士克股份有限公司 发明人 瑟吉·阿纳托利耶维奇·戈罗别茨;彼得·约翰·史密斯;艾伦·戴维·贝内持
分类号 G06F12/02(2006.01) 主分类号 G06F12/02(2006.01)
代理机构 北京律盟知识产权代理有限责任公司 代理人 刘国伟
主权项 1.一种在一被组织成多个区块的非易失性存储器中存储且更新数据的方法,其中每个区块均被分割成可一起擦除的多个存储器单位,每个存储器单位用于存储一数据逻辑单位,所述方法包括:将所述存储器组织成一连串的页,具有所有存储器单位的每一页均由一组感测电路来并行服务;将数据组织成复数个逻辑群组,每个逻辑群组均被分割成复数个数据逻辑单位;依照一第一顺序,逐页地将一逻辑群组的多个逻辑单位的一第一版本存储于一第一区块中,以使每个逻辑单位被存储于所述页中具有一给定偏移的一存储器单位中;及依照不同于所述第一顺序的一第二顺序,逐页地将所述逻辑群组的多个逻辑单位的后续版本存储于一第二区块中,每个后续版本被存储于所述页中具有等同于所述第一版本的偏移的一偏移的下一个可用存储器单位中,以使一相同的感测电路群组可存取一逻辑单位的所有版本。
地址 美国加利福尼亚州