主权项 |
1.用于检测锁相环路的锁定条件的电路装置,该电路装置包括:-锁相环路(1),该锁相环路(1)具有-鉴相器(10),所述鉴相器(10)被设计用于在输出端(13)上提供相位信号(PD-OUT),-电荷泵(20),所述电荷泵(20)在输入端(21)上与鉴相器(10)的输出端(13)耦合,以及-振荡器(40),所述振荡器(40)在输入端(41)上与所述电荷泵(20)的输出端(22)耦合并且在输出端(42)上与所述鉴相器(10)的第一输入端(11)耦合并且被设计用于在输出端(42)上发出振荡器信号(O-OUT),-计数器(70),该计数器(70)具有-用于输送输入信号(Z-IN)的输入端(71),所述输入信号(Z-IN)可从所述相位信号(PD-OUT)导出,-时钟输入端(72),所述时钟输入端(72)与所述振荡器(40)的输出端(42)耦合,以及-用于根据代表所述相位信号(PD-OUT)的脉冲宽度的值发出所述计数器(70)的输出信号(Z-OUT)的端子(73),以及-分析装置(90),所述分析装置(90)包括与所述计数器(70)的端子(73)耦合的第一端子(91),所述分析装置(90)被设计用于构成第一脉冲的第一脉冲宽度与跟随在第一脉冲之后的第二脉冲的第二脉冲宽度之间的第一差值,用于将第一差值与可调节的极限值D相比较,用于构成第一脉冲宽度与至少一个在时间上跟随在第二脉冲之后的其它脉冲的至少一个其它脉冲宽度之间的至少一个其它差值,用于将所述至少一个其它差值与可调节的极限值D相比较,以及,如果第一差值与所述至少一个其它差值均小于可调节的极限值D,则用于发出具有代表锁相环路(1)的锁定状态的值的、所述分析装置(90)的输出信号(PLL-OUT)。 |