发明名称 处理杂讯干扰之方法
摘要 一种处理杂讯干扰之方法。该方法包含侦测错误状态步骤,系侦测是否有循环冗余检查错误或是否有收到接收错误控制字元,若有则表示有错误状态,若无则重复该步骤;侦测资讯框结构,当有错误状态时侦测资讯框结构是否为资料格式之资讯框结构,若不是则回到前述侦测错误状态步骤;侦测是否为命令描述区块,当资讯框结构为资料格式时,侦测该资讯框结构是否为命令描述区块;以及变更命令描述区块之部分内容,当资讯框结构为命令描述区块时,则将一特殊记号填入命令描述区块,并回到前述侦测错误状态步骤。
申请公布号 TWI269968 申请公布日期 2007.01.01
申请号 TW093111174 申请日期 2004.04.22
申请人 联发科技股份有限公司 发明人 曾宝庆;蔡淑芳;刘铨
分类号 G06F11/22(2006.01) 主分类号 G06F11/22(2006.01)
代理机构 代理人 叶信金 新竹市武陵路271巷57弄10号6楼
主权项 1.一种处理杂讯干扰之方法,系应用于安装在SATA介 面之资料存取装置,该方法包含下列步骤: 侦测错误状态步骤,系侦测是否有CRC错误或是否有 收到接收错误控制字元或是否有收到不合规则之 错误字元,若有则表示有错误状态,若无则重复该 步骤; 侦测资讯框结构,当有错误状态时侦测资讯框结构 是否为资料格式之资讯框结构,若不是则回到前述 侦测错误状态步骤; 暂存器状态设定步骤,当前述资讯框结构为资料格 式时,将暂存器资讯框结构之状态暂存器的检查位 元为1,以及将错误暂存器之放弃位元设定为1;以及 将前述暂存器资讯框结构回传。 2.如申请专利范围第1项之处理杂讯干扰之方法,还 包含下列步骤: 侦测是否为ATAPI封包指令,当前述资讯框结构为资 料格式时,侦测该资讯框结构是否为ATAPI封包指令, 若为ATAPI封包指令,则执行前述暂存器状态设定步 骤;以及 侦测是否为DMA模式资料转移,当前述资讯框结构不 是ATAPI封包指令时,则侦测是否为DMA模式资料转移, 当不是DMA模式资料转移时,执行前述暂存器状态设 定步骤。 3.如申请专利范围第2项之处理杂讯干扰之方法,还 包含下列步骤: 侦测是否为要求感测指令,当DMA模式资料转移时, 则侦测目前的指令是否为要求感测指令; 若为要求感测指令时,将感测键値设定为11,并执行 前述暂存器状态设定步骤;以及 若不是要求感测指令时,将感测键値设定为4,并执 行前述暂存器状态设定步骤。 4.如申请专利范围第1项之处理杂讯干扰之方法,其 中前述侦测错误状态步骤系于一连结层进行侦测 。 5.如申请专利范围第1、2、3或4项之处理杂讯干扰 之方法,该方法系应用于连接SATA介面的光储存装 置。 6.一种处理杂讯干扰之方法,该方法包含下列步骤: 侦测错误状态步骤,系侦测是否有CRC错误或是否有 收到接收错误控制字元或是否有收到不合规则之 错误字元,若有则表示有错误状态,若无则跳至资 料传送步骤; 侦测资讯框结构,当有错误状态时侦测资讯框结构 是否为资料格式之资讯框结构,若不是则跳至资料 传送步骤; 当资讯框结构为资料格式之资讯框结构时,侦测资 讯框结构是否为命令描述区块; 当资讯框结构为命令描述区块时,在该命令描述区 块上设定特殊记号,并则跳至资料传送步; 当资讯框结构不是命令描述区块时,则侦测是否为 DMA模式资料转移,当不是DMA模式资料转移时,则跳 至资料传送步骤;以及 当为DMA模式资料转移时,则在传送资料给一并列ATA 介面装置时产生错误之CRC码。 7.如申请专利范围第6项之处理杂讯干扰之方法,在 侦测是否为DMA模式资料转移之前,还包含下列步骤 : 侦测资料长度是否正确,当资讯框结构不是命令描 述区块时,侦测资讯框结构之资料长度是否正确; 以及 调整资料长度,当资讯框结构之资料长度不正确时 ,则增加或删除资讯框结构之资料,使资讯框结构 之资料长度正确。 8.如申请专利范围第6项之处理杂讯干扰之方法,其 中前述侦测错误状态步骤系于一连结层进行侦测 。 9.如申请专利范围第6项之处理杂讯干扰之方法,该 方法系应用于一桥接器,该桥接器系连接一串列ATA 介面与该并列ATA介面之光储存装置。 10.如申请专利范围第7项之处理杂讯干扰之方法, 该方法系应用于一桥接器,该桥接器系连接该串列 ATA介面与该并列ATA介面之光储存装置。 11.如申请专利范围第8项之处理杂讯干扰之方法, 该方法系应用于一桥接器,该桥接器系连接该串列 ATA介面与该并列ATA介面之光储存装置。 图式简单说明: 第1图为SATA规格中的通讯层之示意图。 第2图为SATA介面传送一封包之示意图。 第3图为主机至装置的工作档暂存器FIS之示意图。 第4图为资料FIS之示意图。 第5图为本发明应用于ATA/ATAPI装置之处理杂讯干扰 之流程图。 第6图为ATAPI特征暂存器各位元的定义示意图。 第7图为ATAPI错误暂存器各位元的定义示意图。 第8图为ATAPI状态暂存器各位元的定义。 第9图为本发明应用于桥接器之处理杂讯干扰之流 程图。
地址 新竹县新竹科学工业园区创新一路1之2号5楼