发明名称 用于准确存储器读取操作的电路
摘要 本发明揭示了一种用来在读取操作期间感测目标存储单元(305)中的电流的存储电路配置。根据一实施例,该存储电路配置包含该目标存储单元(305)以及与该目标存储单元(305)邻接的第一邻近存储单元(355)。该目标存储单元(305)具有连接到接地点(365)的第一位线(316);该目标存储单元(305)也具有连接到感测电路(360)的第二位线(321)。该第一邻近存储单元(355)与该目标存储单元(305)共享该第二位线(321);该第一邻近存储单元(355)也具有在该读取操作期间连接到该感测电路(360)的第三位线(341)。该存储器电路配置可在该目标存储单元(305)的读取操作期间以一种快速且准确的方式增加误差容限。
申请公布号 CN1714409A 申请公布日期 2005.12.28
申请号 CN03825566.9 申请日期 2003.07.24
申请人 先进微装置公司 发明人 B·Q·勒;M·阿赫特;L·克里夫兰
分类号 G11C16/26;G11C16/04 主分类号 G11C16/26
代理机构 北京纪凯知识产权代理有限公司 代理人 戈泊;程伟
主权项 1.一种用来在一读取操作期间感测一目标存储单元(305)中的电流的存储器电路配置,该存储器电路配置包含:该目标存储单元(305)具有连接到接地点(365)的第一位线(316),且该目标存储单元(305)具有连接到一感测电路(360)的第二位线(321);以及与该目标存储单元(305)邻接的第一邻近存储单元(355),该第一邻近存储单元(355)与该目标存储单元(305)共享该第二位线(321),该第一邻近存储单元(355)具有在该读取操作期间连接到该感测电路(360)的第三位线(341)。
地址 美国加利福尼亚州