发明名称 时域同步正交频分复用接收机总体结构
摘要 TDS-OFDM数字电视接收机总体结构,属于数字信息传输技术领域。本结构包括:一个高频模拟信号首先经过调谐器和二次数字变频后得到数字基带信号,其中包括自动增益控制、频率估计和时钟估计等环节,随后捕获PN码,以此把数字基带信号分成PN码数据信号两部分,数据部分经过相位校正后再由PN码得到的信道估计进行信道均衡,然后送给前向纠错解码,最终恢复发送序列。本发明使TDS-OFDM接收机能更好地适应理想和各种非理想基带模型,经过理论分析、计算机仿真、FPGA样机和ASIC小批量产品等阶段,主要性能都达到并超过系统要求,优于现有其它数字电视传输系统。
申请公布号 CN1677877A 申请公布日期 2005.10.05
申请号 CN200410003484.1 申请日期 2004.03.31
申请人 清华大学 发明人 杨知行;杨林
分类号 H04B1/16;H04J11/00 主分类号 H04B1/16
代理机构 代理人
主权项 1、时域同步正交频分复用接收机总体结构,其特征在于,它是在数字电路中实现的,它含有:一次模拟变频电路,它有一个接收时域同步正交频分复用即TDS-OFDM信号的天线;二次数字变频器,它依次含有相互串接的A/D变换电路、Hilbert滤波电路、下变频电路、样值内插电路和平方根升余弦即SRRC低通滤波电路;其中,A/D变换电路输入端与自由振荡的时钟电路的输出端相连,它的另一个输入端与上述一次模拟变频电路的输出端相连;帧同步即PN码捕获电路,它的输入端与上述SRRC低通滤波器的输出端相连;符号定时恢复即STR电路,也称STR时钟恢复电路,它的输入端与帧同步电路的PN码输出端相连;载波恢复电路,它的输入端与上述SRRC低通滤波电路的输出端相连,它的输出端与上述二次数字变频器中下变频器的另一个输入端相连;自动增益控制即AGC电路,它的两个输入端分别与上述Hilbert电路的TDS-OFDM信号输出端以及下述分离器的PN序列、帧体数据输出端相连,它的输出端与一次模拟变频电路的输入端相连;PN同步信号和数据分离器,它的输入端与上述SRRC低通滤波电路的输出端相连;相位噪声去除电路,它由相位噪声估计、相位校正及补偿电路构成;其中相位校正电路的另一个输入端与上述分离器的帧体数据信号输出端相连;相位校正及补偿电路输出端和DFT变换电路的输入端相连;信道估计和均衡电路,它含有依次相串联的DFT电路、信道估计电路和信道均衡电路;其中DFT变换电路的输入端和上述相位校正及补偿电路输出端相连,信道估计电路的输入端分别与上述分离器的帧同步即PN码、帧体数据信号输出端相连;信道均衡电路的输出端与信道估计电路中频域判决反馈电路中的信道估计电路输入端相连;前向纠错解码电路即FEC解码电路,它的输入端与上述信道均衡电路的输出端相连,它的输出是数据信号。
地址 100084北京市100084-82信箱