发明名称 线路卡端口保护速率限制器电路
摘要 用于链路层基于端口的硬件实现的接受速率限制控制的装置。该装置使用跟踪接收端口缓冲器占用率水平的单个的增减计数器。通过由帧接收信号和反馈帧接受控制信号所时间截短的接收线路速率时钟信号来增加单个的增减计数器。以从接收端口缓冲器中提取内容的服务水平协议SLA协商的约定速率来减小单个的增减计数器。比较器的输出被提供给主从触发器,该比较器确定何时端口接收缓冲器占用率水平低于低水位接收端口缓冲器占用率水平,以及确定何时接收端口缓冲器占用率水平高于最大突发大小,所述主从触发器产生帧接受控制信号,当端口接收缓冲器占用率水平转换在低水位和最大突发大小的接收端口缓冲器占用率水平之间时其表现出滞后。由于使用少量的逻辑门来接收内容,因此所实现的链路层基于端口的硬件实现的接受速率限制控制的优点得自于以线路速率实时强制执行的确定的响应。
申请公布号 CN1606293A 申请公布日期 2005.04.13
申请号 CN200410092177.5 申请日期 2004.10.08
申请人 阿尔卡特公司 发明人 B·钱普林;J·格里巴;S·赫佳奇
分类号 H04L12/56 主分类号 H04L12/56
代理机构 北京市中咨律师事务所 代理人 杨晓光;李峥
主权项 1.一种物理端口控制器,包括下列装置:a.增减计数器,当通过相应的输入端口接收内容时,所述增减计数器被增加,以及以输入端口服务速率来减小所述增减计数器;b.最大突发大小寄存器,其保存相应于最大内容量的值,其中,当以高于所述输入端口服务速率的速率通过输入端口接收内容时,所述最大内容量是所述输入端口所允许接收的最大内容量;以及c.第一比较器,其在将所述增减计数器的值和所述最大突发大小寄存器的值进行比较的过程中,实时提供接受速率限制控制信号,其中,所述接受速率限制控制信号提供链路层的输入的基于端口的硬件实现的接受速率限制控制。
地址 法国巴黎
您可能感兴趣的专利