发明名称 用于集成电路检验的高精度计时模型
摘要 一种可变电流源模型,其用于为集成电路中实施的电路设计准确地确定计时延迟。集成电路的设计指定一电阻电容(“RC”)网络,该RC网络将驱动点及接收点加以耦合,且设计中的特定电路在驱动点驱动该RC网络。所述可变电流源模型根据电路的特征模型及该RC网络而确定在驱动点的电路的驱动电流。根据在驱动点的驱动电流来模拟RC网络的驱动,从而确定在驱动点及接收点之间的计时延迟。
申请公布号 CN1440533A 申请公布日期 2003.09.03
申请号 CN01812007.5 申请日期 2001.05.11
申请人 凯登斯设计系统有限公司 发明人 J·李;H·赵;H-Y·邱
分类号 G06F17/50 主分类号 G06F17/50
代理机构 北京纪凯知识产权代理有限公司 代理人 沙捷
主权项 1、一种以计算机实施的方法,用以确定在集成电路中对应于电路的计时延迟,所述方法包含下列步骤:确定在驱动点及接收点之间的一电阻电容(“RC”)网络,所述电路在所述驱动点驱动所述RC网络;储存对应于所述电路的电路特征模型,所述电路特征模型对应于所述电路而描述在输入信号转换速率、负载电容、在所述驱动点的电流、以及在所述驱动点的电压之间的关系;基于所述电路特征模型,确定所述电路在所述驱动点的多个有效驱动电流;及根据所述有效驱动电流而确定计时延迟参数。
地址 美国加利福尼亚州
您可能感兴趣的专利