发明名称 数位时钟脉冲相位差侦测及相位对准
摘要 一斜差测量电路、一种排斥电路和一上/下计数器系经连接以构成一斜差侦测电路。如果一第一输入时钟信号前先于一第二输入时钟信号时,该斜差测量电路可发出一第一输出信号,但如果第二输入时钟信号前先于一第一输入时钟信号时,则该斜差测量电路可发出一第二输出信号。而只要是当该斜差测量电路属超稳定性者时,该排斥电路也可防止这些脉冲信号的状态出现变化。该上/下计数器的计数值会回应于该第一脉冲信号而递增,且会回应于其他脉冲信号而递减。
申请公布号 TW548901 申请公布日期 2003.08.21
申请号 TW090120868 申请日期 2001.08.24
申请人 英特尔公司 发明人 纳瑟 A 库德;加维德 巴卡图拉
分类号 H03K5/125 主分类号 H03K5/125
代理机构 代理人 陈长文 台北市松山区敦化北路二○一号七楼
主权项 1.一种用于斜差侦测之电路,其中包含:一斜差测量电路,以(1)如果一第一输入时钟信号前先于一第二输入时钟信号时,则发出一第一输出信号,并且(2)如果第二输入时钟信号前先于第一输入时钟信号时,则发出一第二输出信号;一种排斥电路,以(1)提供可表示该等第一和第二输出信号之第一和第二数位脉冲信号,(2)当该斜差测量电路属超稳定性者时,防止第一和第二数位脉冲信号的状态出现变化;以及一上/下计数器,以提供第一计数値,可(1)回应于该第一数位脉冲信号而被递增,且(2)回应于该第二数位脉冲信号而被递增。2.如申请专利范围第1项之用于斜差侦测之电路,其中更进一步包含:一分除器电路,以回应于该第一和第二数位输入时钟信号之一者,来产生经耦合以核通第一和第二数位输入时钟信号的致能信号。3.如申请专利范围第2项之用于斜差侦测之电路,其中该分除器电路系为在该斜差测量电路发出该等第一和第二输出信号其一之前,回应于该第一和第二数位输入时钟信号之中一者,来产生一经耦合以重置该斜差测量电路之重置信号。4.如申请专利范围第1项之用于斜差侦测之电路,进一步包含:一上/下计数器,以提供一第二计数値,而该位会(1)回应于该第一数位脉冲信号而递减,且(2)回应于该第二数位脉冲信号而递增。5.如申请专利范围第1项之用于斜差侦测之电路,其中该第一计数値会回应于各低至高转位两增一,直到触抵一最大计数値为止。6.如申请专利范围第1项之用于斜差侦测之电路,其中当发出该第一数位脉冲时,该第一计数値会以复数个时间周期递增。7.如申请专利范围第4项之用于斜差侦测之电路,其中更进一步包含:一时钟配送网路,以由位于该网路上别分支之内的第一和第二可程式化延迟电路提供第一和第二数位输入时钟信号,该等第一和第二延迟电路具有各自的控制输入,以接收第一和第二计数値。8.如申请专利范围第4项之用于斜差侦测之电路,其中更进一步包含:一可程式化延迟电路,以(1)藉由根据该第一计数値而延迟一参考时钟信号,来提供第一数位输入时钟信号,和(2)藉由根据该第二计数値而延迟一反馈时钟信号,来提供第二数位输入时钟信号,在此该反馈时钟信号系由该频率控制电路所导出。9.如申请专利范围第8项之用于斜差侦测之电路,其中更进一步包含一频率控制电路,经耦合以当其为相位锁定时可启动该可程式化延迟电路。10.如申请专利范围第4项之用于斜差侦测之电路,其中更进一步包含:一可程式化延迟电路,以(1)藉由根据该第一计数値而延迟一第一反馈时钟信号,来提供第一数位输入时钟信号,和(2)藉由根据该第二计数値而延迟一第二反馈时钟信号,来提供第二数位输入时钟信号,在此该等第一与第二反馈时钟信号系由该等提供时钟给不同时钟范域之第一与第二频率控制电路所导出。11.如申请专利范围第10项之用于斜差侦测之电路,其中更进一步包含第一与第二频率控制电路,经耦合以当第一与第二频率控制电路分别为相位锁定时,可分别地启动该等第一与第二反馈时钟信号之可程式化延迟电路。12.如申请专利范围第10项之用于斜差侦测之电路,其中第一与第二频率控制电路各者会接收相同的参考时钟,而其等输出系对此而相位锁定。13.一种用于斜差侦测之电路,其中包含:一用以侦测一第一数位输入时钟信号是否超前或落后于一第二输入时钟信号之装置;一用以提供可分别表示侦测出该第一时钟超前于该第二时钟和该第二时钟超前于该第一时钟之第一和第二数位脉冲信号之装置,当该侦测装置属超稳定性时,该等第一和第二数位脉冲信号具有固定状态;以及一用以提供一二进位变数之装置,该二进位变数了回应于该等第一和第二数位脉冲信号而按相反方向改变。14.如申请专利范围第13项之用于斜差侦测之电路,其中更进一步包含:分开该等第一与第二数位输入时钟信号其一,接着核通该等第一与第二数位输入时钟信号,然后利用该等已核通之第一与第二时钟而侦测该第一时钟是否先于或后于一第二时钟之装置。15.如申请专利范围第14项之用于斜差侦测之电路,其中更进一步包含:回应于第一与第二数位输入时钟信号其一而重置该侦测装置,然后利用该等已核通之第一与第二时钟而侦测该第一时钟是否先于或后于一第二时钟之装置。16.一种用于侦测斜差之方法,其中包含:侦测该第一数位输入时钟信号是否先于或后于一第二数位输入时钟信号;提供可分别地表示侦测出该第一时钟先于该第二时钟,和该第二时钟先于该第一时钟之第一和第二数位脉冲信号,而当该侦测装置属超稳定性时,该等第一和第二数位脉冲信号具有固定状态;以及用以提供一项二进位变数,可回应于该等第一和第二数位脉冲信号而按相反方向改变。17.如申请专利范围第16项之用于侦测斜差之方法,其中更进一步包含:在藉由经核通之第一与第二时钟,来侦测该第一时钟是否先于或后于一第二时钟之前,分开该等第一与第二数位输入时钟信号其一,然后核通该等第一与第二数位输入时钟信号。18.如申请专利范围第17项之用于侦测斜差之方法,其中更进一步包含:在藉由经核通之第一与第二时钟,来侦测该第一时钟是否先于或后于一第二时钟之前,回应于第一与第二数位输入时钟信号其一而重置该侦测装置。图式简单说明:图1为根据本发明一具体实施例之电路区块图。图2为本发明一具体实施例之电路略图。图3为具斜差侦测电路之时钟配送网路计时图式。图4为具斜差侦测电路之时钟配送网路区块图。图5描绘另款为以减少静态电路误差之斜差侦测电路应用。图6显示为以将不同时钟范域间之斜差最小化的斜差侦测电路另款应用电路略图。图7描述为藉由一时钟配送网路而以提供经调协、最终时钟信号之斜差侦测电路另款应用电路。图8显示如图7中用以调协该时钟配送网路最终时钟信号之电路的替代范例。
地址 美国