发明名称 锁相回路电路
摘要 一种在一用以读取和写入资料至一碟片的PLL电路补偿会致使一错误时钟讯号的噪声或者补偿由于在该碟片之表面的刮伤或者弄脏所引致的遗失时钟讯号。该PLL电路包括一相位比较器,该相位比较器将一参考讯号的相位与一回馈讯号的相位作比较。一电荷泵接收该相位差讯号并且产生一输出讯号,该输出讯号系由一低通滤波器过滤。该过滤讯号被提供至一电压控制振荡器,其产生一振荡输出讯号。一除法器对该振荡输出讯号进行除法运算并且产生该回馈讯号。一时间资讯产生电路产生该振荡输出讯号的时间资讯,其指出该参考讯号被假定被或应被接收的时间周期。一控制电路,利用该时间资讯,在该参考讯号于该假定时间周期期间被输出时允许该振荡输出讯号的输出并且在该参考讯号于该假定时间周期期间未被接收时维持该振荡输出讯号的输出。
申请公布号 TW441186 申请公布日期 2001.06.16
申请号 TW088121462 申请日期 1999.12.08
申请人 富士通股份有限公司 发明人 丹羽隆浩;板仓昭宏
分类号 H03L7/00 主分类号 H03L7/00
代理机构 代理人 恽轶群 台北巿南京东路三段二四八号七楼;陈文郎 台北巿南京东路三段二四八号七楼
主权项 1.一种锁相回路(PLL)电路,包含:一相位比较器,该相位比较器系用于把一参考讯号的相位与一回馈讯号的相位作比较并且产生一相位差讯号;一电荷泵,该电荷泵被连接至该相位比较器俾根据该相位差讯号来产生一输出讯号;一低通滤波器,该低通滤波器被连接至该电荷泵俾使该电荷泵输出讯号变滑顺并且产生一控制电压讯号;一电压控制振荡器,该电压控制振荡器被连接至该低通滤波器,以产生一振荡器输出讯号,该振荡器输出讯号具有一个对应于该控制电压讯号的频率;一除法器,该除法器系连接至该电压控制振荡器,俾划分该振荡器输出讯号并且产生该回馈讯号;一时间资讯产生电路,该时间资讯产生电路系连接至该除法器,俾从该振荡器输出讯号产生时间资讯,其中,该时间资讯指出一预定时间周期,在该预定时间周期期间,系包括有该参考讯号的假定输入时间;及一控制电路,该控制电路系连接至该时间资讯产生电路,其中,该控制电路参考该时间资讯来在该参考讯号于该预定时间周期期间被输入时允许该振荡输出讯号的输出并在该参考讯号于该预定时间周期期间不被输入时维持该具有一预定周期之振荡输出讯号的输出。2.如申请专利范围第1项所述之PLL电路,其中,该具有该预定周期之振荡输出讯号是为一个由该电压控制振荡器所产生之先前的振荡输出讯号。3.如申请专利范围第2项所述之PLL电路,其中,该控制电路控制该相位比较器以致于该相位比较器被不作动,因此,该具有该预定周期的振荡输出讯号被维持。4.如申请专利范围第2项所述之PLL电路,其中,该控制电路控制该电荷泵以致于该电荷泵输出讯号的输出和具有该预定周期之振荡输出讯号的输出系被保持。5.如申请专利范围第2项所述之PLL电路,其中,该控制电路控制该低通滤波器以致于来自该低通滤波器之控制电压讯号的输出被维持而且具有该预定周期之振荡输出讯号的输出被维持。6.如申请专利范围第1项所述之PLL电路,更包含一振荡器,该振荡器系连接至该相位比较器,俾把具有一预定周期的参考讯号提供至该相位比较器,以致于具有该预定周期之该振荡输出讯号的输出被保持。7.如申请专利范围第1项所述之PLL电路,更包含一用以在该参考讯号于该预定时间周期期间不被输入时输出具有该预定周期之振荡输出讯号的振荡器。8.如申请专利范围第1项所述之PLL电路,其中,该除法器包括一用于计数该振荡输出讯号之脉冲的计数器,且其中,该时间资讯产生电路根据该计数値产生时间资讯。9.如申请专利范围第1项所述之PLL电路,其中,该时间资讯产生电路包括一用于计数该振荡输出讯号之脉冲的计数器,并且根据该计数値产生时间资讯。10.如申请专利范围第1项所述之PLL电路,其中,该参考讯号系根据记录于一记录媒体上之时钟资讯被产生。11.如申请专利范围第1项所述之PLL电路,其中,该控制电路包括:一延迟电路,该延迟电路系用以将该参考讯号延迟以产生一延迟参考讯号;及一侦测电路,该侦测电路系用以从该时间资讯产生电路接收该时间资讯并且当该参考讯号在该预定时间周期期间被输入时输出一更新允许讯号;且其中,该相位比较器包括:一第一正反器电路,该第一正反器电路系用以响应于在该更新允许讯号被输出时所接收之回馈讯号来输出一第一预定讯号;及一第二正反器电路,该第二正反器电路系用以响应于该延迟参考讯号来输出一第二预定讯号。12.如申请专利范围第11项所述之PLL电路,其中,该第一和第二正反器电路响应于该更新允许讯号来清除一重置状态。13.一种锁相回路(PLL)电路的控制装置,其中,该PLL电路包括一电压控制振荡器,该电压控制振荡器系用于将一参考讯号的相位与一回馈讯号的相位作比较并且产生一振荡输出讯号,该振荡输出讯号具有一对应于一控制电压讯号的频率,该控制装置包括:一控制电路,该控制电路参考从该振荡输出讯号产生并且指出一预定时间周期的时间资讯,在该预定时间周期期间内,系包括有该参考讯号的假定输入时间,其中,该控制电路在该参考讯号于该预定时间周期期间被输入时允许该振荡输出讯号的输出并且在该参考讯号于该预定时间周期期间未被输入时维持该具有一预定周期之振荡输出讯号的输出。14.如申请专利范围第13项所述之控制装置,其中,具有该预定周期的该振荡输出讯号是为由该电压控制振荡器产生之一先前的振荡输出讯号。15.如申请专利范围第14项所述之控制装置,其中,该PLL电路包括一相位比较器,该相位比较器系用于将该参考讯号的相位与该回馈讯号的相位作比较,以产生一相位差讯号,且其中,该控制电路控制该相位比较器以致于该相位比较器被不作动来维持具有该预定周期之振荡输出讯号的输出。16.如申请专利范围第15项所述之控制装置,更包含一振荡器,该振荡器系连接至该相位比较器以提供具有一预定周期的该参考讯号至该相位比较器。17.如申请专利范围第14项所述之控制装置,其中,该PLL电路包括一用以产生一控制电压讯号的低通滤波器,且其中,该控制电路控制该低通滤波器,以致于来自该低通滤波器之控制电压讯号的输出被维持及具有该预定周期之该振荡输出讯号的输出被维持。18.如申请专利范围第14项所述之控制装置,其中,该PLL电路包括一用以根据一相位差讯号来产生一输出讯号的电荷泵,且其中,该控制电路控制该电荷泵以致于该电荷泵输出讯号的输出被维持。19.如申请专利范围第13项所述之控制装置,更包含一振荡器,该振荡器系用以当该参考讯号在该预定时间周期期间不被输入时输出一具有一预定周期的振荡输出讯号。20.如申请专利范围第13项所述之控制装置,其中,该PLL电路包括一用于对该振荡输出讯号进行除法运算并产生该回馈讯号的除法器,其中,该除法器具有一用于计数该振荡输出讯号之脉冲的计数器,且其中,该时间资讯系根据该计数値来产生。21.如申请专利范围第13项所述之控制装置,其中,该时间资讯系根据一个藉由计数该振荡输出讯号之脉冲来得到的计数値来产生。22.如申请专利范围第13项所述之控制装置,其中,该参考讯号系根据记录于一记录媒体上的时钟资讯来产生。23.如申请专利范围第13项所述之控制装置,其中,该控制电路包括:一延迟电路,该延迟电路系用于将该参考讯号延迟,以产生一延迟参考讯号;及一侦测电路,该侦测电路系用于在该预定时间周期期间,当该参考讯号被输出时,输出一更新允许讯号;及一相位比较器,该相位比较器包括:一第一正反器电路,该第一正反器电路系响应于在该更新允许讯号的输出被输出时所接收的回馈讯号来输出一第一预定讯号;及一第二正反器电路,该第二正反器电路系响应于该延迟参考讯号来输出一第二预定讯号。24.如申请专利范围第23项所述之控制装置,其中,该第一和第二正反器电路响应于该更新允许讯号来清除一重置状态。25.一种用以根据一振荡输出讯号来把记录于一记录媒体上之资料再生及/或把资料写到一记录媒体上的碟片装置,包含:一锁相回路(PLL)电路,该PLL电路将一参考讯号的相位与一回馈讯号的相位作比较,其中,该PLL电路包括一电压控制振荡器,该电压控制振荡器系用于产生具有一对应于一控制电压讯号之频率的振荡输出讯号,该参考讯号系依据记录于该记录媒体上的时钟资讯来被产生出来;及该PLL电路的控制装置,其中,该控制装置包括一控制电路,该控制电路参考从该振荡输出讯号产生并且指出一预定时间周期的时间资讯,在该预定时间周期期间内,系包括有该参考讯号的假定输入时间,该控制电路在该参考讯号于该预定时间周期期间被输入时允许该振荡输出讯号的输出并且在该参考讯号于该预定时间周期期间未被输入时维持该具有一预定周期之振荡输出讯号的输出。26.如申请专利范围第25项所述之碟片装置,其中,该控制电路在该碟片装置对该记录媒体进行搜寻运作时,维持该具有该预定周期之振荡输出讯号的输出。27.如申请专利范围第25项所述之碟片装置,其中,该时间资讯系在该记录媒体被制造时被记录。28.如申请专利范围第25项所述之碟片装置,其中,该时钟资讯系在该记录媒体被格式化或者资料被记录时被记录。29.如申请专利范围第25项所述之碟片装置,其中,一周期图型被记录于该记录媒体上,该碟片装置更包含一相位补偿电路,该相位补偿电路系根据该周期图型来补偿该PLL电路之振荡输出讯号的相位。30.一种控制一碟片装置之锁相回路(PLL)电路的方法,其中,该碟片装置根据一时钟讯号把记录于一记录媒体上的资料再生及/或将资料写到一记录媒体上,且其中,该PLL电路将一参考讯号的相位与一回馈讯号的相位作比较,以决定他们是否吻合该时钟讯号的相位,该方法包括如下之步骤:在该碟片装置正在对该记录媒盘执行一搜寻运作时,藉着解除由该PLL电路所执行的相位吻合运作,于该搜寻运作之前维持该时钟讯号的输出;及在该搜寻运作被完成时,开始该相位吻合运作。图式简单说明:第一图系描绘记录于一碟片之轨迹上之时钟资讯的示意图及显示一参考时钟讯号与一时钟讯号之波形的图表;第二图系显示一习知碟片装置之PLL电路的示意方块图;第三图(a)和第三图(b)系各显示由第二图之碟片装置所产生之参考时钟讯号之波形的图表;第四图系显示本发明之碟片装置的示意方块图;第五图系显示第四图之碟片装置之PLL电路的示意方块图;第六图系描绘第五图之PLL电路之控制电路、相位比较器、及除法器的示意方块图;第七图至第十二图系用以描述第五图之PLL电路之运作的时序图;第十三图系描绘一周期形态的示意图;及第十四图系描绘本发明一再生电路的示意方块图。
地址 日本
您可能感兴趣的专利