发明名称 可升级与变换之电脑装置
摘要 本创作揭示一种可升级与变换之电脑装置,可由预定多种微处理器中选定的一种做为电脑系统之处理单元。经选定的微处理器系设置于多种处理单元模组电路板中,该些处理单元模组电路板上另亦包含有处理器元模组介面汇流排之连接器。此母电路板上另亦包含有处理器单元模组介面汇流排之插槽,可承接选定之处理单元模组电路板上以连接器。处理单元模组介面汇流排具有该些预定多种微处理器之电信号号的连接接脚,该些电信号可供该些处理单元模组电路板中的任何一种,在插置于处理单元模组介面汇流排插槽中之后,构成以该个选定的微处理器作为处理单元的完整电脑装置。
申请公布号 TW348864 申请公布日期 1998.12.21
申请号 TW086214418 申请日期 1994.10.19
申请人 财团法人工业技术研究院 发明人 邢定首;张忠智;詹澄胜;庞继旺
分类号 G06F1/16;G06F15/00 主分类号 G06F1/16
代理机构 代理人
主权项 1.一种可升级与变换之电脑装置,该电脑装置包含 有预定 多种微处理器中之选定的一种做为一电脑系统之 中央处理 单元,一系统核心逻辑电路,一系统主记忆体,多种 周边 逻辑电路,包含有多个插槽的一或多种系统扩充滙 流排, 与一中央处理单元模组介面滙流排,其特征为:该 选定之 微处理器系设置于多种中央处理单元模组电路板 中之对应 的一种电路板之上,该些中央处理单元模组电路板 上另亦 包含有该中央处理单元模组介面滙流排之连接器; 该系统 核心逻辑电路、系统主记忆体、周边逻辑电路,与 系统扩 充滙流排系设置于该电脑装置的一片系统母电路 板上,该 母电路板上另亦包含有该中央处理单元模组介面 滙流排之 插槽,可承接该选定之中央处理单元模组电路板上 之该连 接器;且其中该中央处理单元模组介面滙流排具有 该些预 定多种微处理器之电信号的连接接脚,该些电信号 可供该 些中央处理单元模组电路板中之任一种,在插置于 该中央 处理单元模组介面滙流排插槽中之后,构成以该选 定微处 理器为中央处理单元的完整电脑装置;其中该中央 处理单 元模组介面滙流排之所包含之电信号分组包括有: 一组微 处理器办识信号;一组重置信号;一组串列介面信 号;一 组时脉信号;一组中断信号;一组系统扩充滙流排 旁带信 号;与一组微处理器特定信号。2.根据申请专利范 围第1项之电脑装置,更包含有快取记 忆体,设置于该多种中央处理单元模组电路板上。 3.根据申请专利范围第1或2项之电脑装置,其中该 中央处 理单元模组介面滙流排在该些预定多种微处理器 之电信号 连接接脚之外,更具有多余的保留接脚,以供未来 支援其 他微处理器做为该电脑装置之中央处理单元时连 接必要电 信号之用。4.根据申请专利范围第1或2项之电脑装 置,其中该些预定 之多种微处理器包括有Pentium、80486与Alpha微处理 器 。5.根据申请专利范围第1或2项之电脑装置,其中 该一种系 统扩充滙流排为PCI滙流排。6.根据申请专利范围 第1或2项之电脑装置,其中该多种系 统扩充滙流排包括有ISA滙流排与PCI滙流排。7.根 据申请专利范围第1或2项之电脑装置,其中该多种 系 统扩充滙流排包括有EISA滙流排与PCI滙流排。8.根 据申请专利范围第1或2项之电脑装置,其中该多种 系 统扩充滙流排包括有ISA滙流排与VESA滙流排。9.根 据申请专利范围第1或2项之电脑装置,其中该多种 系 统扩充滙流排包括有EISA滙流排与VESA滙流排。10. 根据申请专利范围第1或2项之电脑装置,其中该多 种 系统扩充滙流排包括有EISA滙流排,PCI滙流排与VESA 滙 流排。11.一种可升级与变换之电脑装置,该电脑装 置包含有预 定多种微处理器中之选定的一种做为一电脑系统 之中央处 理单元,一系统核心逻辑电路,一系统主记忆体,多 种周 边逻辑电路,包含有多个插槽的一或多种系统扩充 滙流排 ,与一中央处理单元模组介面滙流排,其特征为:该 选定 之微处理器,该系统核心逻辑电路,与该系统主记 忆体系 设置于多种中央处理单元模组电路板中之对应的 一种电路 板之上,该些中央处理单元模组电路板上另亦包含 有该中 央处理单元模组介面滙流排之连接器;该周边逻辑 电路, 与系统扩充滙流排系设置于该电脑装置的一片系 统母电路 板上,该母电路板上另亦包含有该中央处理单元模 组介面 滙流排之插槽,可承接该选定之中央处理单元模组 电路板 上之该连接器;且其中该中央处理单元模组介面滙 流排具 有该些预定多种微处理器之电信号的连接接脚,该 些电信 号可供该些中央处理单元模组电路板中之任一种, 在插置 于该中央处理单元模组介面滙流排插槽中之后,构 成以该 选定微处理器为中央处理单元的完整电脑装置;其 中该中 央处理单元模组介面滙流排之所包含之电信号分 组包括有 :一组微处理器办识信号;一组重置信号;一组串列 介面 信号;一组时脉信号;一组中断信号;一组系统扩充 滙流 排旁带信号;与一组微处理器特定信号。12.根据申 请专利范围第11项之电脑装置,更包含有快取 记忆体,设置于该多种中央处理单元模组电路板上 。13.根据申请专利范围第11或12项之电脑装置,其 中该中 央处理单元模组介面滙流排在该预定多种微处理 器之电信 号连接接脚之外,更具有多余的保留接脚,以供未 来支援 其他微处理器做为该电脑装置之中央处理单元时 连接必要 电信号之用。14.根据申请专利范围第11或12项之电 脑装置,其中该预 定之多种微处理器包括有Pentium、80486与Alpha微处 理 器。15.根据申请专利范围第11或12项之电脑装置, 其中该一 种系统扩充滙流排为PCI滙流排。16.根据申请专利 范围第11或12项之电脑装置,其中该多 种系统扩充滙流排包括有ISA滙流排与PCI滙流排。 17.根据申请专利范围第11或12项之电脑装置,其中 该多 种系统扩充滙流排包括有EISA滙流排与PCI滙流排。 18.根据申请专利范围第11或12项之电脑装置,其中 该多 种系统扩充滙流排包括有ISA滙流排与VESA滙流排。 19.根据申请专利范围第11或12项之电脑装置,其中 该多 种系统扩充滙流排包括有EISA滙流排与VESA滙流排 。20.根据申请专利范围第11或12项之电脑装置,其 中该多 种系统扩充滙流排包括有EISA滙流排,PCI滙流排与 VESA 滙流排。图式简单说明:第一图中显示典型习用技 术个人 电脑的电路系统,以模组化之方式显示之方块图; 与第二 图中的方块图显示本创作可升级与可变换电脑装 置的一种 模组化电路系统安排方式的示意图。
地址 新竹县竹东镇中兴路四段一九五号