发明名称 一种改善数字复用系统抖动性能的方法
摘要 本发明公开了一种改善数字复用系统抖动性能的方法,根据数字复用系统中的复用支路速率与帧调整塞入指示之间定量关系,直接进行分接支路时钟的频率跟踪和恢复,达到提高准同步复用系统抖动性能的目的。并且本实用新型还具有可全数字集成,体积小,成本低廉,电路结构简单,性能好,便于安装、调试等特点,能广泛推广应用于复用通信设备中对数字复用系统抖动性能的改善。本发明也可推广应用于直接频率变换。
申请公布号 CN1152226A 申请公布日期 1997.06.18
申请号 CN96113126.8 申请日期 1996.09.25
申请人 石家庄开发区科赛集成电路设计公司 发明人 陈俊壁;毕兆强
分类号 H04J3/06 主分类号 H04J3/06
代理机构 河北省科技专利事务所 代理人 高锡明
主权项 1.一种改善数字复用系统抖动性能的方法,根据数字复用系统中的复用支路速率、帧调整塞入指示,直接进行分接支路时钟的频率跟踪及恢复,其特征在于包括如下步骤:(1)由系统复接时钟f<sub>0</sub>产生f<sub>0</sub>的N个相位,其中N个相位依次为<sub>0</sub>、<sub>1</sub>至<sub>N-1</sub>,N个相位中的任何一个相位<sub>i</sub>表示为<img file="A9611312600021.GIF" wi="237" he="108" />式中:i为其中一个相位序号数,0≤i≤N-1;T<sub>0</sub>为复接时钟的周期,<maths num="001"><![CDATA[ <math><mrow><msub><mi>T</mi><mn>0</mn></msub><mo>=</mo><mfrac><mn>1</mn><msub><mi>f</mi><mn>0</mn></msub></mfrac><mo>;</mo></mrow></math>]]></maths>N个相位即<sub>0</sub>、<sub>1</sub>至<sub>N-1</sub>的不同排列产生新的支路序列频率f<sub>c</sub>,f<sub>c</sub>=f<sub>L</sub>±Δf,式中:f<sub>L</sub>为标称支路速率,Δf为以f<sub>L</sub>为中心频率产生的频率偏移;Δf取决于N个相位即<sub>0</sub>、<sub>1</sub>至<sub>N-1</sub>的排列顺序,由这种相位的排列顺序确定支路序列频率f<sub>c</sub>以标称支路时钟f<sub>L</sub>为中心频率的分接支路时钟频率正向、负向调整或不调整的频率跟踪;(2)根据国际电信电话委员会CCITT提出的数字复用设备标准,确定对帧调整塞入指示的观测周期T<sub>c</sub>,累计在观测周期T<sub>c</sub>内帧调整塞入次数K<sub>a</sub>;其次确定分接支路时钟频率进行正向、负向调整或不调整的调整判决门限K<sub>t</sub>;(3)根据帧调整塞入的次数K<sub>a</sub>、分接支路时钟频率进行频率调整的判决门限K<sub>t</sub>,确定N个相位即<sub>0</sub>、<sub>1</sub>至<sub>N-1</sub>的不同排列以产生和恢复支路序列频率f<sub>c</sub>,并以标称支路时钟f<sub>L</sub>为中心进行频率的正向、负向或不调整的调整,当K<sub>a</sub>>K<sub>t</sub>时进行负向调整、K<sub>a</sub><K<sub>t</sub>时进行正向调整、K<sub>a</sub>=K<sub>t</sub>时,不进行调整,实现分接支路时钟频率f<sub>c</sub>的恢复。
地址 050081河北省石家庄市中山西路二段389号科赛公司