摘要 |
Un circuit permettant de connecter de manière sélective une ligne d'entrée à une ligne de sortie est indiqué pour passer de manière sélective une tension relativement élevée, telle qu'une tension d'écriture ou d'effacement pour une mémoire non volatile, sans qu'il se manifeste de perte de seuil. En réponse à un signal de validation de + 5 V un premier point nodal capacitif (NODE 1) commande un transistor (46) de manière à faire passer une tension de charge provenant d'une ligne d'entrée (31) pour charger un deuxième point nodal capacitif (NODE 2) qui est couplé au premier point nodal capacitif (NODE 1) par un transistor (51) faisant office de diode. Des impulsions d'horloge déphasées (0/1, 0/2), couplées à des condensateurs respectifs (34, 33) produisent alors un effet de pompage de charge de manière à élever le potentiel dans le premier point nodal capacitif (NODE 1) jusqu'à un niveau tel que le transistor (41) qui lui est couplé passe la tension sur la ligne d'entrée (31) à la ligne de sortie (HVOUT) sans pertes de seuil. Un circuit de blocage à tension négative (27) comprenant un transistor à mode d'appauvrissement (49), pouvant être commandé de manière à fonctionner en un mode d'accroissement ainsi qu'un circuit supplémentaire de pompage de charge, bloque les tensions d'entrée négatives indésirables. Lorsque le circuit est désaffecté, les impulsions d'horloge (0/1, 0/2) sont désaccouplées par des circuits de découplage (24, 26). |