发明名称 输出缓冲电路
摘要 一种在电源启动期间抑制错误操作信号的产生的输出缓冲电路(1;2;3;4)包括基于数据输入信号(A)而产生第一信号(B)的第一电平转换器(10a),数据输入信号(A)具有第一电源电位(VDL)和地参考电位之间的幅度范围。第一信号具有不同于第一电源电位的第二电源电位(VDH)和地参考电位之间的幅度范围。第二电平转换器(10b)基于控制输入信号(C)而产生第二信号(D),控制输入信号(C)具有第一电源电位和地参考电位之间的幅度范围,第二信号(D)具有第二电源电位和地参考电位之间的幅度范围。第一信号(B)在第二信号(D)的延迟之后下降。输出电路(30)产生输出信号。时序调整电路在电源启动期间补偿第一信号的下降延迟。
申请公布号 CN101119114A 申请公布日期 2008.02.06
申请号 CN200710135856.X 申请日期 2007.07.30
申请人 富士通株式会社 发明人 宫崎裕至
分类号 H03K19/0185(2006.01);H03K19/0944(2006.01) 主分类号 H03K19/0185(2006.01)
代理机构 北京东方亿思知识产权代理有限责任公司 代理人 宋鹤
主权项 1.一种输出缓冲电路(1;2;3;4),包括:第一电平转换器(10a),该第一电平转换器(10a)用于基于数据输入信号(A)而产生第一信号(B),所述数据输入信号(A)所具有的幅度范围在第一电源电位(VDL)和地参考电位之间,其中所述第一信号所具有的幅度范围在第二电源电位(VDH)和所述地参考电位之间,所述第二电源电位(VDH)不同于所述第一电源电位(VDL)第二电平转换器(10b),该第二电平转换器(10b)用于基于控制输入信号(C)而产生第二信号(D),所述控制输入信号(C)具有所述第一电源电位和所述地参考电位之间的幅度范围,所述第二信号(D)具有所述第二电源电位和所述地参考电位之间的幅度范围,其中所述第一信号(B)的下降相对于所述第二信号(D)具有一延迟;以及输出电路(30),该输出电路(30)用于基于所述第一信号和第二信号而产生输出信号,所述输出信号具有所述地参考电位、第二电源电位和高阻抗这三个值之一,所述输出缓冲电路的特征在于:时序调整电路,该时序调整电路用于在电源启动期间补偿所述第一信号相对于所述第二信号的下降延迟。
地址 日本神奈川县