发明名称 CIRCUIT LOGIQUE CONFIGURABLE RESISTANT A UNE ATTAQUE DPA
摘要 Une idée centrale de la présente invention est qu'un circuit logique configurable résistant à une attaque DPA peut être obtenu en mettant en oeuvre des blocs (18a - 18d) logiques, qui sont compris dans le circuit (10) logique configurable ou à partir desquels celui-ci est construit, respectivement, suivant une technique à rail double. Chaque configuration possible du circuit logique configurable est alors résistante vis-à-vis d'une attaque DPA dans son ensemble puisqu'elle traite toujours toutes les données sous forme codée à rail double.
申请公布号 FR2871310(A1) 申请公布日期 2005.12.09
申请号 FR20050005625 申请日期 2005.06.03
申请人 INFINEON TECHNOLOGIES AG 发明人 OTTERSTEDT JAN
分类号 G06F12/14;G06F15/78;H03K19/173;H03K19/177;H04L12/22;(IPC1-7):H03K19/177 主分类号 G06F12/14
代理机构 代理人
主权项
地址