发明名称 产生跳频序列的方法及装置
摘要 跳频序列发生器包括串联组合的XOR处理模块以及PERM(排列)处理模块。XOR和PERM模块作为选择地址的函数直接出现在输入时钟线上。跳频发生器产生的跳频号序列可以通过改变选择地址实时地改变,而序列的相位则可以通过改变时钟线上的时钟值实时地改变。在无线散射网络的不同的微网络之间的快速切换中可以找到该频率发生器的示范应用。
申请公布号 CN1281600A 申请公布日期 2001.01.24
申请号 CN98812174.3 申请日期 1998.10.06
申请人 艾利森电话股份有限公司 发明人 J·哈尔特森
分类号 H04B1/713 主分类号 H04B1/713
代理机构 中国专利代理(香港)有限公司 代理人 程天正;陈景峻
主权项 1.用于无线通信网的跳频发生器,包括:至少一个排列(PERM)处理模块,用于处理作为至少一个PERM地址信号的函数的一部分时钟信号;以及至少一个异或(XOR)处理模块,与所述至少一个PERM模块串联,用于处理作为至少一个XOR地址信号的函数的上述一部分时钟信号;其中,所述串联组合的至少一个PERM和XOR模块的输出定义了多个跳频号中的一个;其中,所述地址信号的改变基本上瞬时地产生所述跳频号输出序列的改变;以及其中,所述一部分时钟信号的改变基本上瞬时地产生所述跳频号输出序列相位的改变。
地址 瑞典斯德哥尔摩