发明名称 |
一种基于FPGA实现万兆以太网电口传输的方法及系统 |
摘要 |
本发明公开了一种基于FPGA实现万兆以太网电口传输的方法及系统,属于无线传输领域。将万兆以太网电口传输技术应用在扩展单元与远端单元的传输之间,且主要实现部分在扩展单元的FPGA内部完成,扩展单元采用CPU+FPGA+万兆PHY芯片的平台架构,实现无线光口信号到万兆以太网电口信号的转发,在原有架构的FPGA内部添加接口处理模块配合外部的万兆PHY芯片完成相应工作,与现有技术相比,该技术的应用能在一定程度上提高无线传输领域中系统的传输带宽,使组网方式更加灵活,并且能使POE供电得以实现,并且基于原有架构已有的FPGA上实现,减小了实现成本和开发难度。 |
申请公布号 |
CN106385390A |
申请公布日期 |
2017.02.08 |
申请号 |
CN201610853962.0 |
申请日期 |
2016.09.27 |
申请人 |
武汉虹信通信技术有限责任公司 |
发明人 |
蔡清;谭红伟;欧文军 |
分类号 |
H04L12/935(2013.01)I;H04L12/931(2013.01)I |
主分类号 |
H04L12/935(2013.01)I |
代理机构 |
武汉科皓知识产权代理事务所(特殊普通合伙) 42222 |
代理人 |
蔡瑞 |
主权项 |
一种基于FPGA实现万兆以太网电口传输的方法,其特征在于,下行链路时,所述方法包括以下步骤:步骤S1、扩展单元通过光口获得接入单元发送的数据,然后通过其内部的FPGA中的SERDES接口模块进行串并转换;步骤S2、FPGA中的CPRI模块按照标准的CPRI协议,采用帧结构逐级嵌套的模式,将光口发送过来的数据封装到CPRI帧中;步骤S3、组好的CPRI帧发送到FPGA中的XGMII接口模块,此模块主要包含将CPRI帧封装到XGMII核接口时序中及实现XGMII接口时序到万兆PHY芯片的XFI接口的转换两部分,转换为万兆PHY芯片对接的接口时序,广播至各个电口中,FPGA完成了光口信号到万兆以太网电口信号的转换工作,进而广播至所有的远端单元。 |
地址 |
430073 湖北省武汉市东湖高新技术开发区东信路5号 |