发明名称 一种CPU+FPGA集成芯片的强PUF认证方法及系统
摘要 本发明适用于信息安全领域及集成电路领域,提供了一种CPU+FPGA集成芯片的强PUF认证方法及系统,CPU+FPGA集成芯片包括CPU和FPGA,该方法包括:认证端从CRP数据库中获取与CPU+FPGA集成芯片对应的激励;认证端将激励解码为配置比特发送至CPU以进行物理不可克隆函数电路配置;当FPGA上已有电路在运行中时,CPU将接收到的配置比特以部分可重构的方式在FPGA上配置物理不可克隆函数电路;CPU+FPGA集成芯片将物理不可克隆函数电路产生的响应返回给认证端以完成认证。借此,本发明在保证强物理不可克隆函数性能的同时,利用更丰富的工艺偏差,达到更高的安全性、更少的资源占用率。
申请公布号 CN105760786A 申请公布日期 2016.07.13
申请号 CN201610082885.3 申请日期 2016.02.06
申请人 中国科学院计算技术研究所 发明人 叶靖;胡瑜;李晓维
分类号 G06F21/76(2013.01)I 主分类号 G06F21/76(2013.01)I
代理机构 北京律诚同业知识产权代理有限公司 11006 代理人 祁建国;刘健
主权项 一种CPU+FPGA集成芯片的强PUF认证方法,CPU+FPGA集成芯片包括CPU和FPGA,其特征在于,所述方法包括:认证端从CRP数据库中获取与CPU+FPGA集成芯片对应的激励;认证端将所述激励解码为配置比特发送至所述CPU以进行物理不可克隆函数电路配置;当所述FPGA上已有电路在运行中时,所述CPU将接收到的所述配置比特以部分可重构的方式在所述FPGA上配置所述物理不可克隆函数电路;所述CPU+FPGA集成芯片将物理不可克隆函数电路产生的响应返回给所述认证端以完成认证。
地址 100190 北京市海淀区中关村科学院南路6号