发明名称 | 一种基于FPGA技术的可配置PCI总线的收发电路 | ||
摘要 | 本发明涉及一种基于FPGA技术的可配置PCI总线的收发电路。该电路包括FPGA器件,FPGA器件内部包括PCI顶层模块,PCI顶层模块包括实例化的ALTERA PCI IP核、后端匹配电路、外围电路控制模块和存储器电路控制模块,全部模块通过PCI顶层模块封装为一个整体。将专用芯片实现的功能移入FPGA器件中,节约板卡面积,降低成本;可移植性强,可根据板卡的实际需要对器件和引脚进行修改,并方便外围电路和存储器的扩展;采用可编程逻辑器件实现,结构简单,运算迅速,可靠性高。 | ||
申请公布号 | CN104467909A | 申请公布日期 | 2015.03.25 |
申请号 | CN201410807931.2 | 申请日期 | 2014.12.23 |
申请人 | 天津光电通信技术有限公司 | 发明人 | 张宇;常涛;谢建庭;苏红;宋光伟 |
分类号 | H04B1/40(2015.01)I | 主分类号 | H04B1/40(2015.01)I |
代理机构 | 天津中环专利商标代理有限公司 12105 | 代理人 | 王凤英 |
主权项 | 一种基于FPGA技术的可配置PCI总线的收发电路,其特征在于:该收发电路包括FPGA器件,FPGA器件内部包括PCI顶层模块,PCI顶层模块包括实例化的ALTERA PCI IP核、后端匹配电路、外围电路控制模块和存储器电路控制模块,其中实例化的ALTERA PCI IP核与后端匹配电路相连接;后端匹配电路分别与外围电路控制模块及存储器电路控制模块相连接;实例化的ALTERA PCI IP核通过PCI总线与金手指相连接;外围电路控制模块与板卡上的外围电路相连接;存储器电路控制模块与板卡上的外设存储器相连接;全部模块通过PCI顶层模块封装为一个整体。 | ||
地址 | 300211 天津市河西区泰山路6号 |