发明名称 | 一种基于忆阻器的逻辑非门电路 | ||
摘要 | 本发明公开了一种基于忆阻器的逻辑非门电路;包括:第六忆阻器、第七忆阻器、三态门、第三电阻;所述第六忆阻器的输入端作为所述非门电路的输入端;所述第七忆阻器的输入端连接电源电压;所述三态门的使能端连接至所述第六忆阻器的输出端,所述三态门的输入端连接至所述第七忆阻器的输出端,所述三态门的输出端通过所述第三电阻接地;所述第七忆阻器的输出端作为所述非门电路的输出端。本发明能实现现有门电路的逻辑处理功能,提高了电子设备的可靠性和灵活性,同时降低了成本,还在集成度、功耗、速度等方面优于传统的基于COMS的逻辑门电路,实现了信息的存储和处理的统一,有利于克服当今计算机系统结构中信息处理与存储分离造成的瓶颈问题。 | ||
申请公布号 | CN104124961A | 申请公布日期 | 2014.10.29 |
申请号 | CN201410359201.0 | 申请日期 | 2012.07.09 |
申请人 | 华中科技大学 | 发明人 | 陈进才;余国生;周功业 |
分类号 | H03K19/20(2006.01)I | 主分类号 | H03K19/20(2006.01)I |
代理机构 | 华中科技大学专利中心 42201 | 代理人 | 朱仁玲;廖盈春 |
主权项 | 一种基于忆阻器的逻辑非门电路,其特征在于,包括:第六忆阻器、第七忆阻器、三态门、第三电阻;所述第六忆阻器的输入端作为所述非门电路的输入端;所述第七忆阻器的输入端连接电源电压;所述三态门的使能端连接至所述第六忆阻器的输出端,所述三态门的输入端连接至所述第七忆阻器的输出端,所述三态门的输出端通过所述第三电阻接地;所述第七忆阻器的输出端作为所述非门电路的输出端。 | ||
地址 | 430074 湖北省武汉市洪山区珞瑜路1037号 |