发明名称 时钟信号生成电路、显示面板模块、成像装置和电子设备
摘要 一种延迟同步环型时钟信号生成电路包括:延迟线路,其用于将第一时钟信号以设定的延迟量延迟并输出;延迟时长设置单元,其用于根据从输出端输出的第二时钟信号和第一时钟信号之间的相位差设置延迟线路的延迟时长;相位关系判定单元,其用于判断第一时钟信号和第二时钟信号的相位关系是否为特定的相位关系;以及相位反转/非反转单元,其用于在检测到特定的相位关系时在包括延迟线路的传输线路上对第一时钟信号进行相位反转。本发明还提供了设置有所述延迟同步环型时钟信号生成电路的显示面板模块、成像装置和电子设备。采用上述结构的时钟信号生成电路可以使延迟量的调整范围减半,从而可以减小电路面积。
申请公布号 CN101453211B 申请公布日期 2012.10.03
申请号 CN200810178935.3 申请日期 2008.12.05
申请人 索尼株式会社 发明人 千田满;水桥比吕志
分类号 H03L7/06(2006.01)I;G09G3/20(2006.01)I;G09G3/36(2006.01)I;G02F1/1362(2006.01)I 主分类号 H03L7/06(2006.01)I
代理机构 北京信慧永光知识产权代理有限责任公司 11290 代理人 褚海英;武玉琴
主权项 一种延迟同步环型时钟信号生成电路,其包括:延迟线路,其用于将第一时钟信号以设定的延迟量延迟并输出;延迟时长设定单元,其用于根据从输出端输出的第二时钟信号和所述第一时钟信号之间的相位差设定所述延迟线路的延迟时长;相位关系判定单元,其用于判断所述第一时钟信号和所述第二时钟信号的相位关系是否为特定的相位关系;以及相位反转/非反转单元,其用于当检测到所述特定的相位关系为所述第二时钟信号的相位超前于所述第一时钟信号的相位的状态时,通过具有一个反相器的传输通道输出所述第一时钟信号,对包括所述延迟线路的传输线路上的所述第一时钟信号进行相位反转,且当检测到所述特定的相位关系为所述第二时钟信号的相位滞后于所述第一时钟信号的相位的状态时,通过具有两个反相器的另一个传输通道输出所述第一时钟信号。
地址 日本东京