发明名称 多层内容保护微控制器
摘要 本发明涉及一种被设计用于保护知识数字内容的微控制器。该微控制器包括安全CPU、实时加密器和通过可编程非易失性存储器实现的用于内部存储器的用户可编程多层访问控制系统。可编程非易失性存储器允许终端用户进行系统内和应用程序内编程。可编程非易失性存储器主要用于程序代码和操作参数储存。多层访问控制是CPU不可或缺的部分,通过根据一组用户编程的参数控制读、写和/或执行代码段,对内嵌数字内容提供保密保护。加密器包括采用数据储存的行和列操纵进行数据加密和解密的一组加密规则。与CPU运行时间并行地执行所有加密操作,而不会导致系统操作额外的延迟和延时。
申请公布号 CN102197382A 申请公布日期 2011.09.21
申请号 CN200980142513.3 申请日期 2009.09.30
申请人 美信集成产品公司 发明人 R·M·马奇塞尔;D·W·卢米斯;E·T·K·马;M·A·洛弗尔;M·A·夸尔斯
分类号 G06F12/14(2006.01)I;G06F21/00(2006.01)I 主分类号 G06F12/14(2006.01)I
代理机构 北京嘉和天工知识产权代理事务所 11269 代理人 严慎
主权项 一种安全微控制器,包括:存储器,所述存储器储存数据;处理单元,所述处理单元生成多个命令;访问控制单元,所述访问控制单元被耦合来接收所述多个命令,所述访问控制单元具有多个权限寄存器,所述多个权限寄存器限定对储存在所述存储器内的数据的访问权利;所述多个权限寄存器中的第一权限寄存器,所述第一权限寄存器限定对所述存储器内的第一部分数据的第一组访问权利;所述多个权限寄存器中的第二权限寄存器,所述第二权限寄存器限定对所述存储器内的第二部分数据的第二组访问权利,所述第二部分不同于所述第一部分;以及异常处理器,所述异常处理器耦合到所述访问控制单元,响应于未满足与所述第一部分数据相关联的所述第一组访问权利的访问命令而中断对所述第一部分数据的所述访问命令;其中,所述访问权利与所述安全微控制器的多个用户权限级别相关。
地址 美国加利福尼亚州