发明名称 一种基于正反馈的悬浮差分有源电感
摘要 本发明涉及一种基于正反馈的悬浮差分有源电感,属于有源电感设计技术领域。包括:差分阻抗变换器,包括两对交叉连接PMOS晶体管构成的基于正反馈的两对差分阻抗变换器和两个电容,通过两对差分阻抗变换器将两个电容变换成悬浮差分的有源电感;正跨导稳定器,包括两个PMOS晶体管,补偿阻抗变换器的负阻抗,解决了有源电感的稳定性问题;负跨导抵消器,包括两对交叉连接PMOS晶体管,抵消有源电感的并联阻抗。本发明的悬浮差分有源电感,采用电流复用技术,仅由PMOS晶体管组成,结构对称简单,高低品质因数(Q)变化设计简单。用于替换悬浮差分无源电感,尤其可用于电感替代法设计有源滤波器。
申请公布号 CN102111123A 申请公布日期 2011.06.29
申请号 CN201110002682.6 申请日期 2011.01.07
申请人 清华大学 发明人 陈勇;张莉;张雷;王燕;钱鹤;余志平
分类号 H03H11/04(2006.01)I 主分类号 H03H11/04(2006.01)I
代理机构 北京清亦华知识产权代理事务所(普通合伙) 11201 代理人 罗文群
主权项 一种基于正反馈的悬浮差分有源电感,其特征在于该悬浮差分有源电感包括:差分阻抗变换器,用于将第一电容和第二电容产生的电感的电容变换成悬浮差分的有源电感;差分阻抗变换器由第一PMOS管、第二PMOS管、第三PMOS管和第四PMOS管、第一电容和第二电容组成;第一PMOS管的栅极与第二PMOS管的漏极相连,第一PMOS管的漏极与第二PMOS管的栅极相连;第二PMOS管的栅极与第三PMOS管的漏极相连,第二PMOS管的漏极与第三PMOS管的栅极相连,第三PMOS管的栅极与第四PMOS管的漏极相连,第三PMOS管的漏极与第四PMOS管的栅极相连;第一电容和第二电容,用于产生电感,第一电容的正极同时与上述第一PMOS管的漏极、上述第二PMOS管的栅极、上述第三PMOS管的漏极和上述第四PMOS管的栅极相连,第一电容的负极接地;第二电容的正极同时与上述第一PMOS管的栅极、上述第二PMOS管的漏极、上述第三PMOS管的栅极和上述第四PMOS管的漏极相连,第二电容的负极接地;正跨导稳定器,用于对上述差分阻抗变换器的负阻抗进行补偿;正跨导稳定器由第五PMOS管和第六PMOS管组成,第五PMOS管的栅极和漏极同时接地,第五PMOS管的源极同时与第一电容的正极、第一PMOS管的漏极、第二PMOS管的栅极、第三PMOS管的漏极和第四PMOS管的栅极相连;第六PMOS管的栅极和漏极同时接地,第六PMOS管的源极同时与第二电容的正极、第一PMOS管的栅极、第二PMOS管的漏极、第三PMOS管的栅极和第四PMOS管的漏极相连;负跨导抵消器,用于抵消上述差分阻抗变换器的并联阻抗;负跨导抵消器由第七PMOS管、第八PMOS管、第九PMOS管和第十PMOS管组成;第七PMOS管的栅极与所述的第二PMOS管的源极相连,第七PMOS管的漏极与所述的第一PMOS管的源极相连,第七PMOS管的源极接电源;第八PMOS管的栅极与所述的第一PMOS管的源极相连,第八PMOS管的漏极与所述的第二PMOS管的源极相连,第八PMOS管的源极接电源;第九PMOS管的栅极与所述的第四PMOS管的源极相连,第九PMOS管的漏极与所述的第三PMOS管的源极相连,第九PMOS管的源极接电源;第十PMOS管的栅极与所述的第三PMOS管的源极相连,第十PMOS管的漏极与所述的第四PMOS管的源极相连,第十PMOS管的源极接电源;上述第一PMOS管的源极、第七PMOS管的漏极和第八PMOS管的栅极的相连节点成为悬浮差分有源电感的第一端口正端,上述第二PMOS管的源极、第八PMOS管的漏极和第七PMOS管的栅极的相连节点成为悬浮差分有源电感的第一端口负端;上述第三PMOS管的源极、第九PMOS管的漏极和第十PMOS管的栅极的相连节点成为悬浮差分有源电感的第二端口负端,上述第四PMOS管的源极、第十PMOS管的漏极和第九PMOS管的栅极的相连节点成为悬浮差分有源电感的第二端口正端。上述第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第五PMOS管、第六PMOS管、第七PMOS管、第八PMOS管、第九PMOS管、第十PMOS管的源极和衬底各自相连。
地址 100084 北京市海淀区清华园1号
您可能感兴趣的专利