发明名称 液晶显示器
摘要 本发明揭示一种液晶显示器,其包括复数个像素,每个像素具有一液晶层以及复数个将一电压施加于该液晶层之电极,并且该等像素系配置于列与行之一矩阵中,其中:该等复数个像素之每一像素具有一第一次像素与一第二次像素,该等第一与第二次像素可将互不相同的电压施加于该液晶层上,其中在某些渐层中该第一次像素的亮度高于该第二次像素;该第一次像素与第二次像素各具有:一液晶电容,其系由一对向电极以及一经由该液晶层而与该对向电极相对的次像素电极所形成,以及一储存电容,其系由一电连接至该次像素电极的储存电容电极、一绝缘层以及一经由该绝缘层而与该储存电容电极相对的储存电容对向电极所形成;该对向电极系由该第一次像素与该第二次像素共享的单一电极,并且该第一次像素与该第二次像素的该等储存电容对向电极系彼此电性独立;并且该等复数个像素之任一像素中该第一次像素之该储存电容对向电极以及沿行方向与该等像素之任一像素相邻之一像素之该第二次像素之该储存电容对向电极系彼此电性独立。
申请公布号 TWI288380 申请公布日期 2007.10.11
申请号 TW093137490 申请日期 2004.12.03
申请人 夏普股份有限公司 发明人 下敷领文一
分类号 G09G3/18(2006.01) 主分类号 G09G3/18(2006.01)
代理机构 代理人 陈长文 台北市松山区敦化北路201号7楼
主权项 1.一种液晶显示器,其包含复数个像素,每个像素具 有一液晶层以及复数个将一电压施加于该液晶层 上的电极,并且该等像素系配置于列与行之一矩阵 中,其中: 该等复数个像素之每一像素具有一第一次像素与 一第二次像素,该等第一与第二次像素可将互不相 同的电压施加于该液晶层上,其中在某些渐层中, 该第一次像素的亮度高于该第二次像素; 该第一次像素与该第二次像素各包含: 一液晶电容,其系藉由一对向电极与一经由该液晶 层与该对向电极对向之次像素电极所形成,以及 一储存电容,其系藉由一电连接至该次像素电极之 储存电容电极、一绝缘层以及一经由该绝缘层而 与该储存电容电极对向之储存电容对向电极所形 成; 该对向电极系由该第一次像素与该第二次像素所 共享的一单一电极,而该第一次像素与该第二次像 素之该等储存电容对向电极系彼此电性独立;以及 该等复数个像素之任一像素中该第一次像素之该 储存电容对向电极与沿该行方向与该等像素之任 一像素相邻之一像素之该第二次像素之该储存电 容对向电极系彼此电性独立。 2.如请求项1之液晶显示器,其中该等像素之该任一 像素中的该第一次像素系配置成邻近于沿该行方 向与该等像素之该任一像素相邻之该像素的该第 二次像素。 3.如请求项1之液晶显示器,其中在该等复数个像素 之每一像素中,该第一次像素系配置成沿该行方向 邻近于该第二次像素。 4.如请求项1之液晶显示器,其包含复数个彼此电性 独立的储存电容中继线,其中该等储存电容中继线 之每一储存电容中继线系经由一储存电容线电连 接至该等复数个像素中该第一次像素与该第二次 像素之该等储存电容对向电极之任一储存电容对 向电极。 5.如请求项4之液晶显示器,其中该等复数个储存电 容中继线中彼此电性独立的储存电容中继线之数 目系L,藉由每一该等储存电容中继线所供应的储 存电容对向电压系振荡电压,并且振荡周期系一水 平扫描周期之L倍。 6.如请求项4之液晶显示器,其中该等复数个彼此电 性独立之储存电容中继线系被分组成若干对储存 电容中继线的偶数个储存电容中继线,该等储存电 容中继线供应储存电容对向电压,其振荡相位彼此 相差180度。 7.如请求项1之液晶显示器,其中彼此电性独立的储 存电容中继线之数目系大于藉由将一水平扫描周 期除以一CR时间常数而获得之商的8倍,其中该CR时 间常数接近该储存电容线之最大负载阻抗。 8.如请求项4之液晶显示器,其中彼此电性独立的储 存电容中继线之数目系大于藉由将一水平扫描周 期除以一CR时间常数而获得之商的8倍并且系一偶 数,其中该CR时间常数接近该储存电容线之最大负 载阻抗。 9.如请求项1之液晶显示器,其中: 该等复数个储存电容中继线包括彼此电性独立的 一第一储存电容中继线与一第二储存电容中继线; 以及 如果连接至位于一任意行与该等复数个像素所形 成之列中一给定列n之交叉处之像素之第一次像素 之储存电容对向电极之储存电容线系指定为CSBL_A_ n,如果连接至该第二次像素之该储存电容对向电 极之储存电容线系指定为CSBL_B_n,并且如果k系一自 然数(包括0):将CSBL_A_n+k连接至该第一储存电容中 继线,以及将CSBL_B_n+k连接至该第二储存电容中继 线。 10.如请求项9之液晶显示器,其中分别藉由该等第 一与第二储存电容中继线所供应的第一与第二储 存电容对向电压之振荡周期皆系该水平扫描周期 的两倍。 11.如请求项10之液晶显示器,其中该第二储存电容 对向电压落后于该第一储存电容对向电压达一水 平扫描周期之一相位差。 12.如请求项11之液晶显示器,其包含 两个切换元件,其分别针对该第一次像素与该第二 次像素而提供, 其中藉由供应至一共用扫描线的扫描信号电压来 开启与关闭该等两个切换元件,当开启该等两个切 换元件时从一共用信号线将显示信号电压供应至 该第一次像素与该第二次像素之该等个别次像素 电极与储存电容电极,并且关闭该等两个切换元件 之后,该第一次像素与该第二次像素之该等个别储 存电容对向电极之电压发生变化;以及 如果Td表示该第一储存电容对向电压在关闭该等 两个切换元件之后首次发生变化所需的时间,则Td 大于0个水平扫描周期并且小于一水平扫描周期。 13.如请求项12之液晶显示器,其中该Td系近似等于 该水平扫描周期的0.5倍。 14.如请求项1之液晶显示器,其中: 该等复数个储存电容中继线包括彼此电性独立的 一第一储存电容中继线、第二储存电容中继线、 第三储存电容中继线及第四储存电容中继线;以及 如果连接至位于一任意行与该等复数个像素所形 成之列中一给定列n之交叉处之像素之第一次像素 之储存电容对向电极之储存电容线系指定为CSBL_A_ n,如果连接至该第二次像素之该储存电容对向电 极之储存电容线系指定为CSBL_B_n,并且如果k系一自 然数(包括0): 将CSBL_A_n+4*k与CSBL_B_n+2+4*k连接至该第一储存电容 中继线, 将CSBL_B_n+4*k与CSBL_A_n+2+4*k连接至该第二储存电容 中继线, 将CSBL_A_n+1+4*k与CSBL_B_n+3+4*k连接至该第三储存电容 中继线,以及 将CSBL_B_n+1+4*k与CSBL_A_n+3+4*k连接至该第四储存电容 中继线。 15.如请求项14之液晶显示器,其中分别藉由该等第 一至第四储存电容中继线所供应的第一至第四储 存电容对向电压之振荡周期皆系该水平扫描周期 的4倍。 16.如请求项15之液晶显示器,其中该第二储存电容 对向电压落后于该第一储存电容对向电压达两个 水平扫描周期之一相位差,该第三储存电容对向电 压落后于该第一储存电容对向电压达三个水平扫 描周期之一相位差,并且该第四储存电容对向电压 落后于该第一储存电容对向电压达一水平扫描周 期之一相位差。 17.如请求项16之液晶显示器,其包含 两个切换元件,其分别针对该第一次像素与该第二 次像素而提供, 其中藉由供应至一共用扫描线的扫描信号电压来 开启与关闭该等两个切换元件,当开启该等两个切 换元件时从一共用信号线将显示信号电压供应至 该第一次像素与该第二次像素之该等个别次像素 电极与储存电容电极,并且关闭该等两个切换元件 之后,该第一次像素与该第二次像素之该等个别储 存电容对向电极之电压发生变化;以及 如果Td表示该第一储存电容对向电压在关闭该等 两个切换元件之后首次发生变化所需的时间,则Td 大于0个水平扫描周期并且小于两个水平扫描周期 。 18.如请求项17之液晶显示器,其中该Td系近似等于 一水平扫描周期。 19.如请求项1之液晶显示器,其中: 该等复数个储存电容中继线包括彼此电性独立的 一第一储存电容中继线、第二储存电容中继线、 第三储存电容中继线、第四储存电容中继线、第 五储存电容中继线及第六储存电容中继线;以及 如果连接至位于一任意行与配置成一列与行矩阵 之该等复数个像素所形成之列中一给定列n之交叉 处之像素之第一次像素之储存电容对向电极之储 存电容线系指定为CSBL_A_n,如果连接至该第二次像 素之该储存电容对向电极之该储存电容线系指定 为CSBL_B_n,并且如果k系一自然数(包括0): 将CSBL_A_n+3*k连接至该第一储存电容中继线, 将CSBL_B_n+3*k连接至该第二储存电容中继线, 将CSBL_A_n+1+3*k连接至该第三储存电容中继线, 将CSBL_B_n+1+3*k连接至该第四储存电容中继线, 将CSBL_A_n+2+3*k连接至该第五储存电容中继线,以及 将CSBL_B_n+2+3*k连接至该第六储存电容中继线。 20.如请求项19之液晶显示器,其中分别藉由该等第 一至第六储存电容中继线所供应的第一至第六储 存电容对向电压之振荡周期皆系该水平扫描周期 的6倍。 21.如请求项1之液晶显示器,其中: 该等复数个储存电容中继线包括总共L个彼此电性 独立之储存电容中继线,即一第一储存电容中继线 、第二储存电容中继线、第三储存电容中继线、 第四储存电容中继线、第五储存电容中继线、第 六储存电容中继线,...,第(L-3)储存电容中继线、第 (L-2)储存电容中继线、第(L-1)储存电容中继线以及 第L储存电容中继线;以及 当该等电性独立之储存电容中继线之数目L之1/2系 一奇数时,即当L=2, 6, 10, ...等时, 如果连接至位于一任意行与该等复数个像素所形 成之列中一给定列n之交叉处之像素之第一次像素 之储存电容对向电极之储存电容线系指定为CSBL_A_ n,如果连接至该第二次像素之该储存电容对向电 极之该储存电容线系指定为CSBL_B_n,并且如果k系一 自然数(包括0): 将CSBL_A_n+(L/2)*k连接至该第一储存电容中继线, 将CSBL_B_n+(L/2)*k连接至该第二储存电容中继线, 将CSBL_A_n+1+(L/2)*k连接至该第三储存电容中继线, 将CSBL_B_n+1+(L/2)*k连接至该第四储存电容中继线, 将CSBL_A_n+2+(L/2)*k连接至该第五储存电容中继线, 将CSBL_B_n+2+(L/2)*k连接至第六储存电容中继线, ... 将CSBL_A_n+(L/2)-2+(L/2)*k连接至该第(L-3)储存电容中 继线; 将CSBL_B_n+(L/2)-2+(L/2)*k连接至该第(L-2)储存电容中 继线, 将CSBL_A_n+(L/2)-1+(L/2)*k连接至该第(L-1)储存电容中 继线,以及 将CSBL_B_n+(L/2)-1+(L/2)*k连接至该第L储存电容中继线 。 22.如请求项21之液晶显示器,其中分别藉由该等第 一至第L储存电容中继线所供应的第一至第L储存 电容对向电压之振荡周期皆系该水平扫描周期的L 倍。 23.如请求项1之液晶显示器,其中: 该等复数个储存电容中继线包括彼此电性独立的 一第一储存电容中继线、第二储存电容中继线、 第三储存电容中继线、第四储存电容中继线、第 五储存电容中继线、第六储存电容中继线、第七 储存电容中继线及第八储存电容中继线;以及 如果连接至位于一任意行与该等复数个像素所形 成之列中一给定列n之交叉处之像素之第一次像素 之储存电容对向电极之储存电容线系指定为CSBL_A_ n,如果连接至该第二次像素之该储存电容对向电 极之该储存电容线系指定为CSBL_B_n,并且如果k系一 自然数(包括0): 将CSBL_A_n+8*k与CSBL_B_n+4+8*k连接至该第一储存电容 中继线, 将CSBL_B_n+8*k与CSBL_A_n+4+8*k连接至该第二储存电容 中继线, 将CSBL_A_n+1+8*k与CSBL_B_n+5+8*k连接至该第三储存电容 中继线, 将CSBL_B_n+1+8*k与CSBL_A_n+5+8*k连接至第四储存电容中 继线, 将CSBL_A_n+2+8*k与CSBL_B_n+6+8*k连接至该第五储存电容 中继线, 将CSBL_B_n+2+8*k与CSBL_A_n+6+8*k连接至该第六储存电容 中继线, 将CSBL_A_n+3+8*k与CSBL_B_n+7+8*k连接至该第七储存电容 中继线,以及 将CSBL_B_n+3+8*k与CSBL_A_n+7+8*k连接至该第八储存电容 中继线。 24.如请求项23之液晶显示器,其中分别藉由该等第 一至第八储存电容中继线所供应的第一至第八储 存电容对向电压之振荡周期皆系该水平扫描周期 的8倍。 25.如请求项1之液晶显示器,其中: 该等复数个储存电容中继线包括总共L个彼此电性 独立之储存电容中继线,即一第一储存电容中继线 、第二储存电容中继线、第三储存电容中继线、 第四储存电容中继线、第五储存电容中继线、第 六储存电容中继线、第七储存电容中继线、第八 储存电容中继线,...,第(L-3)储存电容中继线、第(L- 2)储存电容中继线、第(L-1)储存电容中继线以及第 L储存电容中继线;以及 当该等电性独立之储存电容中继线之数目L之1/2系 一偶数时,即当L=4, 8, 12, ...等时, 如果连接至位于一任意行与配置成一列与行矩阵 之该等复数个像素所形成之列中一给定列n之交叉 处之像素之第一次像素之储存电容对向电极之储 存电容线系指定为CSBL_A_n,如果连接至该第二次像 素之该储存电容对向电极之该储存电容线系指定 为CSBL_B_n,并且如果k系一自然数(包括0): 将CSBL_A_n+L*k与CSBL_B_n+(L/2)+L*k连接至该第一储存电 容中继线, 将CSBL_B_n+L*k与CSBL_A_n+(L/2)+L*k连接至该第二储存电 容中继线, 将CSBL_A_n+1+L*k与CSBL_B_n+(L/2)+1+L*k连接至该第三储存 电容中继线, 将CSBL_B_n++L*k与CSBL_A_n+(L/2)+1+L*k连接至该第四储存 电容中继线, 将CSBL_A_n+2+L*k与CSBL_B_n+(L/2)+2+L*k连接至该第五储存 电容中继线, 将CSBL_B_n+2+L*k与CSBL_A_n+(L/2)+2+L*k连接至该第六储存 电容中继线, 将CSBL_A_n+3+L*k与CSBL_B_n+(L/2)+3+L*k连接至该第七储存 电容中继线, 将CSBL_B_n+3+L*k与CSBL_A_n+(L/2)+3+L*k连接至该第八储存 电容中继线, ... 将CSBL_A_n+(L/2)-2+L*k与CSBL_B_n+L-2+L*k连接至该第(L-3) 储存电容中继线, 将CSBL_B_n+(L/2)-2+L*k与CSBL_A_n+L-2+L*k连接至该第(L-2) 储存电容中继线, 将CSBL_A_n+(L/2)-1+L*k与CSBL_B_n+L-1+L*k连接至该第(L-1) 储存电容中继线,以及 将CSBL_B_n+(L/2)-1+L*k与CSBL_A_n+L-1+L*k连接至该第L储存 电容中继线。 26.如请求项25之液晶显示器,其中分别藉由该等第 一至第L储存电容中继线所供应的第一至第L储存 电容对向电压之振荡周期皆系该水平扫描周期的L 倍。 27.如请求项9之液晶显示器,其中该储存电容对向 电压之工作比皆系1:1。 28.如请求项1之液晶显示器,其中将该等像素之该 任一像素中的该第一次像素配置成邻近于沿该行 方向与该等像素之该任一像素相邻之像素之第二 次像素,并且在每一该等复数个像素中,将该第一 次像素配置成沿该行方向与该第二次像素相邻。 29.如请求项1之液晶显示器,其中该第一次像素与 该第二次像素的面积大约相等。 30.如请求项1之液晶显示器,其中该第二次像素的 面积大于该第一次像素的面积。 31.一种液晶显示器,其包含复数个像素,每个像素 具有一液晶层以及复数个将一电场施加于该液晶 层上的电极,并且该等像素系配置于列与行之一矩 阵中,其中: 该等复数个像素之每一像素具有一第一次像素与 一第二次像素,该等第一与第二次像素可将互不相 同的电压施加于该液晶层上,其中在某些渐层中, 该第一次像素的亮度高于该第二次像素; 该第一次像素与该第二次像素各包含: 一液晶电容,其系藉由一对向电极与一经由该液晶 层与该对向电极对向之次像素电极所形成,以及 一储存电容,其系藉由一电连接至该次像素电极之 储存电容电极、一绝缘层以及一经由该绝缘层而 与该储存电容电极对向之储存电容对向电极所形 成; 该对向电极系由该第一次像素与该第二次像素所 共享的一单一电极,而该第一次像素与该第二次像 素之该等储存电容对向电极系彼此电性独立; 该液晶显示器进一步包含复数个彼此电性独立的 储存电容中继线,每一储存电容中继线系经由一储 存电容线电连接至该等复数个像素中之该第一次 像素与该第二次像素之任一该等储存电容对向电 极,两个沿该行方向相邻的像素之一之该第一次像 素之该储存电容对向电极系连接至与另一像素之 该第二次像素之该储存电容对向电极电性等效之 一储存电容线;以及 该等复数个储存电容中继线中彼此电性独立之该 等储存电容中继线之数目为L或更多(L系一偶数), 藉由每一该等储存电容中继线所供应的储存电容 对向电压系振荡电压,并且该振荡周期系一水平扫 描周期之2*K*L(K系一正整数)倍。 32.如请求项31之液晶显示器,其中: 如果连接至位于一任意行与配置成一列与行矩阵 之该等复数个像素所形成之列中一给定列n之交叉 处之像素之第一次像素之储存电容对向电极之储 存电容线系指定为CSBL_(n)A,以及连接至该第二次像 素之该储存电容对向电极之储存电容线系指定为 CSBL_(n)B, 连接至该等L个电性独立之储存电容中继线之CS滙 流排线满足以下关系: CSBL_(p+2*(1-1))B, (p+2*(1-1)+1)A, CSBL_(p+2*(2-1))B, (p+2*(2-1)+1)A, CSBL_(p+2*(3-1))B, (p+2*(3-1)+1)A, ... CSBL_(p+2*(K-1))B, (p+2*(K-1)+1)A 以及 CSBL_(p+2*(1-1)+K*1+1)B, (p+2*(1-1)+K*L+2)A, CSBL_(p+2*(2-1)+K*1+1)B, (p+2*(2-1)+K*L+2)A, CSBL_(p+2*(3-1)+K*1+1)B, (p+2*(3-1)+K*L+2)A, ... CSBL_(p+2*(K-1)+K*L+1)B, (p+2*(3-1)+K*L+2)A; 或 CSBL_(p+2*(11)+1)B, (p+2*(1-1)+2)A, CSBL_(p+2*(2-1)+1)B, (p+2*(2-1)+2)A, CSBL_(p+2*(3-1)+1)B, (p+2*(3-1)+2)A, ... CSBL_(p+2*(K-1)+1)B, (p+2*(K-1)+2)A以及 CSBL_(p+2*(1-1)+K*1)B, (p+2*(1-1)+K*L+1)A, CSBL_(p+2*(2-1)+K*L)B, (p+2*(2-1)+K*L+1)A, CSBL_(p+2*(3-1)+K*L)B, (p+2*(3-1)+K*L+1)A, ... CSBL_(p+2*(K-1)+K*L)B, (p+2*(K-1)+K*L+1)A, 其中p=1、3、5等或p=0、2、4等。 33.如请求项31之液晶显示器,其中K系1或2,而L系6、8 、10与12之任一者。 34.如请求项31之液晶显示器,其中该储存电容线系 放置于沿该行方向相邻的两个像素之间。 35.如请求项34之液晶显示器,其包含: 两个切换元件,其分别系针对该第一次像素与该第 二次像素而提供;以及 一共如地连接至该等两个切换元件之扫描线, 其中该共用扫描线系放置于该第一次像素与该第 二次像素之间。 36.如请求项31之液晶显示器,其中该等复数个储存 电容中继线系被分组成若干对储存电容中继线的 偶数个储存电容中继线,该等储存电容中继线供应 储存电容对向电压,其振荡相位彼此相差180度。 37.如请求项31之液晶显示器,其中在任何两个沿该 行方向相邻的像素中,将一像素之第一次像素之储 存电容对向电极与另一像素之第二次像素之储存 电容对向电极连接至一共用储存电容线。 图式简单说明: 图1系一显示根据本发明第一方面之一具体实施例 之液晶显示器100之一像素组态之示意图。 图2A至2C系显示根据本发明之具体实施例之液晶显 示器结构之示意图。 图3A至3C系传统液晶显示器100'之结构之示意图。 图4A至4C系说明MVA液晶显示器之显示特征之示意图 ,其中图4A系显示透射率对所施加电压之相依性之 曲线图,图4B系显示关于白色模式中之透射率正规 化之后图4A之透射率之示意图,并且图4C系显示 特征之示意图。 图5A至5D系分别显示施加于藉由分割像素所获得之 次像素之液晶层上之电压之条件A至D之示意图。 图6A至6B系显示图5中所示电压条件A至D下所获得之 特征之曲线图,其中图6A显示右侧60度观看特 征,而图6B显示右上侧60度观看特征。 图7系显示电压条件A至D下所获得之白色模式透射 率(前方观看)之曲线图。 图8A至8B系在根据本发明之具体实施例之电压条件 C下次像素之间的面积比对特征的影响之曲线图 ,其中图8A显示右侧60度观看特征,而图8B显示右上 侧60度观看特征。 图9系显示白色模式透射率(前方观看)与根据本发 明之具体实施例之电压条件C下次像素面积比之间 关系的示意图。 图10A至10B系在根据本发明之具体实施例之电压条 件B下次像素计数对特征的影响之示意图,其中 图10A显示右侧60度观看特征,而图10B显示右上侧60 度观看特征。 图11系显示白色模式透射率(前方观看)与根据本发 明之具体实施例之电压条件B下次像素计数之间关 系的示意图。 图12系一显示根据本发明之另一具体实施例之液 晶显示器200之一像素结构之示意图。 图13系显示液晶显示器200之一像素之一等效电路 之示意图。 图14系显示用于驱动液晶显示器200之各种电压波 形(a)至(f)之示意图。 图15系显示施加于液晶显示器200中之次像素之液 晶层之电压之间关系之示意图。 图16A至16B系显示液晶显示器200之特征之示意图, 其中图16A显示右侧60度观看特征,而图16B显示右上 侧60度观看特征。 图17系一显示根据本发明第二方面之液晶显示器 之一像素配置之示意图。 图18系显示用于驱动具有图17所示组态之液晶显示 器之各种电压(信号)之波形(a)至(j)之示意图。 图19系一显示根据本发明之另一具体实施例之液 晶显示器之一像素配置之示意图。 图20系显示用于驱动具有图19所示组态之液晶显示 器之各种电压(信号)之波形(a)至(j)之示意图。 图21A系显示根据本发明另一具体实施例之液晶显 示器之像素配置之示意图,而图21B系显示其储存电 容线与储存电容电极之一配置之示意图。 图22系根据本发明第二方面之液晶显示器之一特 定区域之等效电路图。 图23A系显示根据闸极滙流排线之电压波形供应至 CS滙流排线之振荡电压的振荡周期与相位以及显 示图22中所示液晶显示器中次像素电极之电压的 示意图。 图23B系显示根据闸极滙流排线之电压波形供应至 CS滙流排线之振荡电压的振荡周期与相位以及显 示图22中所示液晶显示器中次像素电极之电压的 示意图(施加于液晶层上的电压具有与图23A相反的 极性)。 图24A系显示图22中所示液晶显示器之驱动状态之 示意图(其中使用图23A的电压)。 图24B系显示图22中所示液晶显示器之驱动状态之 示意图(其中使用图23B的电压)。 图25A系显示在根据本发明第二方面之一具体实施 例之液晶显示器中用于供应振荡电压至CS滙流排 线之组态之示意图,而图25B系显示与液晶显示器之 电负载阻抗近似之等效电路之示意图。 图26系显示不具有CS电压波形钝化之次像素电极之 振荡电压波形(a)至(e)的示意图。 图27系显示具有对应于CR时间常数"0.2 H"之波形钝 化之次像素电极之振荡电压波形(a)至(e)之示意图 。 图28系显示根据图26与27之波形所计算的振荡电压 之平均値及有效値与CS滙流排线电压振荡周期之 关系之曲线图。 图29系一显示根据本发明第三方面之一具体实施 例之液晶显示器之一等效电路之示意图。 图30A系显示根据闸极滙流排线之电压波形供应至 CS滙流排线之振荡电压的振荡周期与相位以及显 示图29中所示液晶显示器中次像素电极之电压的 示意图。 图30B系显示根据闸极滙流排线之电压波形供应至 CS滙流排线之振荡电压的振荡周期与相位以及显 示图29中所示液晶显示器中次像素电极之电压的 示意图(施加于液晶层上的电压具有与图30A相反的 极性)。 图31A系显示图29中所示液晶显示器之驱动状态之 示意图(其中使用图30A的电压)。 图31B系显示图29中所示液晶显示器之驱动状态之 示意图(其中使用图30B的电压)。 图32系一显示根据本发明第三方面之另一具体实 施例之液晶显示器之一等效电路之示意图。 图33A系显示根据闸极滙流排线之电压波形供应至 CS滙流排线之振荡电压的振荡周期与相位以及显 示图32中所示液晶显示器中次像素电极之电压的 示意图。 图33B系显示根据闸极滙流排线之电压波形供应至 CS滙流排线之振荡电压的振荡周期与相位以及显 示图32中所示液晶显示器中次像素电极之电压的 示意图(施加于液晶层上的电压具有与图33A相反的 极性)。 图34A系显示图32中所示液晶显示器之驱动状态之 示意图(其中使用图33A的电压)。 图34B系显示图32中所示液晶显示器之驱动状态之 示意图(其中使用图33B的电压)。 图35A系显示CS滙流排线与根据本发明第三方面之 一具体实施例之液晶显示器中一像素间黑色矩阵 之示意图,而图35B系显示亦用作根据本发明第四方 面之一具体实施例之液晶显示器中一像素间黑色 矩阵之CS滙流排线之布局范例之示意图。 图36A系显示根据本发明第四方面之具体实施例之 液晶显示器之驱动状态之示意图。 图36B系根据本发明第四方面之具体实施例之液晶 显示器之驱动状态之示意图,其中施加于液晶层上 的电场之方向与图33A中的驱动状态中相反。 图37系显示根据本发明第四方面之具体实施例之 液晶显示器之矩阵组态(CS滙流排线之连接图案)之 示意图。 图38系显示图37所示液晶显示器之驱动信号波形之 示意图。 图39系显示根据本发明第四方面之另一具体实施 例之液晶显示器之矩阵组态(CS滙流排线之连接图 案)之示意图。 图40系显示图39所示液晶显示器之驱动信号波形之 示意图。 图41系显示根据本发明第四方面之另一具体实施 例之液晶显示器之矩阵组态(CS滙流排线之连接图 案)之示意图。 图42系显示图41所示液晶显示器之驱动信号波形之 示意图。 图43系显示根据本发明第四方面之另一具体实施 例之液晶显示器之矩阵组态(CS滙流排线之连接图 案)之示意图。 图44系显示图43所示液晶显示器之驱动信号波形之 示意图。 图45系显示根据本发明第四方面之另一具体实施 例之液晶显示器之矩阵组态(CS滙流排线之连接图 案)之示意图。 图46系显示图45所示液晶显示器之驱动信号波形之 示意图。 图47系显示根据本发明第四方面之另一具体实施 例之液晶显示器之矩阵组态(CS滙流排线之连接图 案)之示意图。 图48系显示图47所示液晶显示器之驱动信号波形之 示意图。 图49系显示根据本发明第四方面之另一具体实施 例之液晶显示器之矩阵组态(CS滙流排线之连接图 案)之示意图。 图50系显示图49所示液晶显示器之驱动信号波形之 示意图。
地址 日本