发明名称 |
以高速缓存连贯性为基础的高速缓存线的预加载和预控制 |
摘要 |
本发明提供一个高速缓存管理系统,在各种实施例中包括预加载和预控制功能以便提高在共享存储器分布式高速缓存多处理器计算机系统中的高速缓存效率。在本发明的一些实施例中包含一个无效历史数据表格用于通过修改过的或未修改过的无效来记录无效的高速缓存线的线地址,使用上述技术可以得到如下效果:通过监控一种总线,该总线用于记录在无效历史数据表格里的高速缓存线的线地址,这样就可以把记录在无效历史数据表格里的、无效的高速缓存线的高速缓存线地址重装入高速缓存中。在更进一步的一些实施例中,当命中另一个处理器的相同线被检测到的时候,或者当在另一个处理器的高速缓存中的相同线是无效的时候,一个与每个L2高速缓存输入都有关的写回位记录,并且仅当被写回的线具有已经被设置的写回位时,系统将在被选择的本地高速缓存中广播多个写回。 |
申请公布号 |
CN1307559C |
申请公布日期 |
2007.03.28 |
申请号 |
CN01814398.9 |
申请日期 |
2001.06.07 |
申请人 |
英特尔公司 |
发明人 |
K·赖;W·-H·王;S·罗宾逊;J·-K·佩尔;S·张 |
分类号 |
G06F12/08(2006.01) |
主分类号 |
G06F12/08(2006.01) |
代理机构 |
中国专利代理(香港)有限公司 |
代理人 |
吴立明;王勇 |
主权项 |
1.一个共享存储器多处理器计算机系统,包括:多个处理器;一个连接多个处理器的总线;多个本地高速缓存;一个与每个本地高速缓存有关的高速缓存无效历史数据表格;和一个与每个本地高速缓存有关的高速缓存控制器,每个高速缓存控制器都可操作通过记录无效的高速缓存的线地址和一个指明是否每一个被记录在无效历史数据表格中的无效高速缓存经一个未修改过的无效或者一个修改过的无效而被无效的指示器来跟踪无效的高速缓存线,并且更进一步地可操作通过监控总线仅仅使记录在无效历史数据表格里的那些如同已经被未修改过的无效所无效的无效高速缓存线重新生效而所述的总线用于被记录在无效历史数据表格中的被未修改过的无效所无效的高速缓存线的高速缓存线地址、用于相关的高速缓存线数据,以及通过使用与被记录的高速缓存线地址有关的高速缓存线数据更新无效的高速缓存线数据仅仅使上述记录在无效历史数据表格里的那些如同已经被未修改过的无效所无效的无效高速缓存线重新生效。 |
地址 |
美国加利福尼亚州 |