发明名称 Phasenregelkreisschaltung, Verfahren zum Verriegeln der Phase, Speicherbauelement und Speichersystem
摘要 Die Erfindung bezieht sich auf eine Phasenregelkreisschaltung, auf ein Verfahren zum Verriegeln der Phase, ein Speicherbauelement und ein Speichersystem. DOLLAR A Die Phasenregelkreisschaltung umfasst umfasst einen Phasendetektor (10), der ein externes Taktsignal (ECLK) und ein zurückgekoppeltes Taktsignal (DCLK) empfängt und ein Aufwärtssignal (UP) ausgibt, wenn eine Phase des externen Taktsignals (ECLK) einer Phase des zurückgekoppelten Taktsignals (DCLK) vorauseilt, und ein Abwärtssignal (DN) ausgibt, wenn die Phase des externen Taktsignals (ECLK) der Phase des zurückgekoppelten Taktsignals (DCLK) nacheilt, einen Schleifenfilterschaltkreis (14), der eine Steuerspannung (Vc) in Abhängigkeit von dem Aufwärtssignal (UP) erhöht und die Steuerspannung (Vc) in Abhängigkeit von dem Abwärtssignal (DN) erniedrigt, und einen spannungsgesteuerten Oszillatorschaltkreis (16'), der die Steuerspannung (Vc) empfängt und direkt mindestens n interne Taktsignale (ICLK1 bis ICLKn) erzeugt, wobei n eine ganze Zahl >= 4 ist. DOLLAR A Verwendung beispielsweise in der Telekommunikation.
申请公布号 DE102006028966(A1) 申请公布日期 2007.02.15
申请号 DE200610028966 申请日期 2006.06.16
申请人 SAMSUNG ELECTRONICS CO. LTD. 发明人 PARK, MOON-SOOK;KIM, KYU-HYOUN
分类号 H03L7/06;G11C7/22;G11C11/4063;H03L7/099 主分类号 H03L7/06
代理机构 代理人
主权项
地址