发明名称 万用电路板端子改良结构
摘要 本创作提供一种「万用电路板端子改良结构」,专指一种藉由「单位拼构式」暨「夹式端子」结构所组成免焊型万用电路板特有结构设计案;本案诉求特征系针对该种以各单位所拼构成之万用电路板内部所配设之端子结构;特别是一一本案端子结构系采以连续式冲压成型,每一端子与端子间,是完全不存有废料裁除问题,且在对摺成型所构成之端子型态,又比有端子省除二分之一料材下,即可有效节省端子制成材料与成本,俾使端子在趋于「窄式化」结构体,大幅提高端子夹挚弹力性与端子条之定位性,进而获求材久使用寿命,俾令该种万用电路板对于线路配接、实、教学与电路测试更具理想暨实用进步价值。
申请公布号 TWM301502 申请公布日期 2006.11.21
申请号 TW095209459 申请日期 2006.06.01
申请人 林瑞祥 发明人 林瑞祥
分类号 H05K7/10(2006.01) 主分类号 H05K7/10(2006.01)
代理机构 代理人
主权项 1.一种「万用电路板端子改良结构」,主要系以单位计之电路板,施以拼构组立型态配置在一架板上,进而构成整片式之万用电路板,其特征指定于电路板所配置之端子;其中:端子;系钢片材料制成,经冲裁后之初型结构,系以等距呈纵向条式冲裁,各端子条所连接之各邻边端子条冲裁深度,略长于端子条,并于邻边端子条之冲裁底线,冲切出同于端子条宽度之切开线,俾以此切开线施以邻边端子条,可由一百八十度回摺后,正确对应于端子条,即构成单一端子型态。2.依申请专利范围第1项所述「万用电路板端子改良结构」,其中之端子于成型后,系呈类于Y字状并由片状之底端条加以连接者。3.依申请专利范围第1项所述「万用电路板端子改良结构」,其中之端子于成型后,每一端子与端子之间,仍保持定距间隔,以能恰适配入于每一单位电路板插孔之内部。4.依申请专利范围第1项所述「万用电路板端子改良结构」,其中之端子于成型后,系由底部所延出之片状底端条,牢固插挚与定位于电路板者。图式简单说明:第一图:系习者单一单位电路板与端子间之分解结构示意图。第二图:系习者万用电路板内部端子冲裁后之初型示意图(未经弯摺)。第三图:系本创作万用电路板之施作外观示意图。第四图:系本创作端子冲裁后初型示意图(未经弯摺)。第五图:系本创作端子成型后之正视及俯视平面结构图。第六图:系本创作端子最佳立体外观示意图。
地址 台北市中正区杭州南路1段79号6楼之1