发明名称 |
半导体存储器系统及在存储器控制器和半导体存储器之间传输数据的方法 |
摘要 |
提出一种半导体存储器系统,在其中跟随写/读指令(WRITE)的指令/地址数据(CA)的、一个脉冲串的存储器数据(DQ)的传输用修改后的时钟信号(CLK)来标识。该修改后的时钟信号(CLK)包括具有被屏蔽掉的时钟边沿的标识区域(3,4),因此存储器数据(DQ)的传输可以用跟随该标识区域(3,4)的时钟边沿来表示。 |
申请公布号 |
CN1783331A |
申请公布日期 |
2006.06.07 |
申请号 |
CN200510118525.6 |
申请日期 |
2005.10.27 |
申请人 |
因芬尼昂技术股份公司 |
发明人 |
H·鲁克鲍尔 |
分类号 |
G11C7/22(2006.01) |
主分类号 |
G11C7/22(2006.01) |
代理机构 |
中国专利代理(香港)有限公司 |
代理人 |
程天正;张志醒 |
主权项 |
1.半导体存储器系统,具有存储器控制器(1)和半导体存储器(2)以及-可从所述存储器控制器(1)传输到所述半导体存储器(2)的指令/地址数据(CA),-可在所述存储器控制器(1)和所述半导体存储器(2)之间传输的存储器数据(DQ),-至少可从所述存储器控制器(1)传输到所述半导体存储器(2)的时钟信号(CLK),该时钟信号通过上升和下降时钟边沿在最低和最高的信号值之间交变,其特征在于,-所述时钟信号(CLK)包括具有被屏蔽掉的时钟边沿的标识区域(3,4),-所述时钟信号(CLK)中的一个标识区域(3)在时间上被置于存储器数据(DQ)的写/读指令(WRITE)之后,并且-可以用跟随所述标识区域(3)的时钟边沿来表示一个脉冲串的存储器数据(DQ)的第一位的传输。 |
地址 |
德国慕尼黑 |