发明名称 液晶电视系统的可模块化配置的内存系统
摘要 本发明涉及一种可配置的内存系统,可提供高频宽、低延迟及无等待状态的内存系统的数据路径,可作为数字视讯处理系统的讯框缓冲器。可配置内存系统具有可配置的信道,可程序化控制内存控制器的存取模式。一旦可配置的信道被程序设定后,则内存控制器可产生对内存组件数组中所选区块选择性写入及读取数据所需的地址、时序及控制讯号,可连续存取内存及移动数据到信道缓冲器。信道缓冲器可于处理系统与内存组件数组之间接收、保留及传送由分割模式所定义的数据分割,如此,处理系统可根据其数据需求而连续传送及接收资料。
申请公布号 CN1766858A 申请公布日期 2006.05.03
申请号 CN200510124038.0 申请日期 2005.11.23
申请人 钰创科技股份有限公司 发明人 张一介;陈冠夫
分类号 G06F13/00(2006.01);H04N7/015(2006.01) 主分类号 G06F13/00(2006.01)
代理机构 北京科龙寰宇知识产权代理有限责任公司 代理人 孙皓晨
主权项 1.一种可配置的内存控制装置,连接一内存组件数组,可对该内存组件数组选择性写入及读取数据;并连接一处理系统,以自该处理系统接收该数据和传送该数据至该处理系统;其特征在于,该可配置的内存控制装置包含:一内存控制组件,连接该内存组件数组,可产生并传送对该内存组件数组的所选区块选择性写入及读取该数据所需的地址、时序及控制讯号至该内存组件数组的该所选区块;复数个控制信道组件,经由一控制路径而连接该内存控制器与该处理系统;各控制信道组件从该处理系统接收并保留配置数据,该配置数据定义该处理系统所需该数据的至少一分割模式,并定义该数据的该分割模式于该内存组件数组中的时序及位置,及各控制信道组件传送该分割模式到该内存控制组件;及复数个信道缓冲器,连接内存控制组件与处理系统,各信道缓冲器在该处理系统与该内存组件数组间分别接收、保留及传送由该分割模式所定义的该数据之一所定义的分割。
地址 中国台湾