摘要 |
一种PLL(锁相回路,PhaseLockedLoop)电路及资料记录控制装置,在具有相互不同的频率的信号混合存在的情况下,能够对因脉冲的出现频度低而难以取得同步的信号,生成与之同步的时脉。在第1回路(A)使电压控制振荡器(110)的振荡时脉的分频时脉与抖动信号频率同步。在第2回路(B)使电压控制振荡器(110)的振荡时脉的分频时脉与LPP信号相位同步。到第1回路(A)中的频率同步大体完成为止,在控制电压输入端子(b)上施加由电压发生电路(184)所生成的所定的直流电压,藉此,使该第2回路(B)成为开回路控制。而且,当频率同步完成时,利用在控制电压输入端子(b)上施加LPP信号与分频时脉的相位差所对应的电压,将该第2回路(B)切换到闭回路控制。 |