发明名称 计算机系统及计算机系统之障碍处理方法
摘要 本发明系关于计算机系统,特别是关于有效率进行障碍处理之计算机系统。其手段为:在规定之时间点,由管理装置对计算机内之I/O汇流排管理装置传送通知I/O汇流排障碍之产生之I/O汇流排信号。而‘,且于I/O汇流排管理装置中,初期化I/O汇流排后,将I/O汇流排障碍当成以此CPU动作之OS处理中断通知于计算机之CPU。藉由此,即使在I/O汇流排障碍产生之情形,在OS中断后也可以取得障碍资讯。
申请公布号 TW449687 申请公布日期 2001.08.11
申请号 TW088119943 申请日期 1999.11.16
申请人 日立制作所股份有限公司 发明人 关口知纪;新井利明;古川博;池田和美
分类号 G06F11/28 主分类号 G06F11/28
代理机构 代理人 林志刚 台北巿南京东路二段一二五号七楼
主权项 1.一种计算机系统之障碍处理方法,其系一种藉由I/O滙流排连接计算机与管理装置之计算机系统之障碍处理方法,其特征为:在规定之时间点,由上述管理装置对上述计算机内之I/O滙流排管理装置送出通知I/O滙流排障碍之发生之I/O滙流排信号,于该I/O滙流排管理装置中,初期化上述I/O滙流排后,将I/O滙流排障碍当成以该CPU动作之OS处理中断而通知该计算机之CPU。2.如申请专利范围第1项所述之计算机系统之障碍处理方法,其中上述规定之时间点为障碍发生于上述计算机之时间点。3.如申请专利范围第1项所述之计算机系统之障碍处理方法,其中上述规定之时间点为由上述计算机对上述管理装置送至不正确资料之时间点。4.如申请专利范围第1项所述之计算机系统之障碍处理方法,其中上述OS以中断为契机进行障碍处理。5.如申请专利范围第1项所述之计算机系统之障碍处理方法,其中上述规定之时间点为上述计算机在规定时间内没有更新规定之记忆装置之内容之时间点。6.一种计算机系统,其特征为:由计算机与管理装置以及连接上述计算机与上述管理装置之I/O滙流排构成,上述管理装置在规定之时间点,对上述计算机内之I/O滙流排管理装置送出通知I/O滙流排障碍之发生之I/O滙流排信号,该I/O滙流排管理装置因应接收上述I/O滙流排信号,初期化上述I/O滙流排后,将I/O滙流排障碍当成以该CPU动作之OS处理中断而通知该计算机之CPU。7.如申请专利范围第6项所述之计算机系统,其中上述规定之时间点为障碍发生于上述计算机之时间点。8.如申请专利范围第6项所述之计算机系统,其中上述规定之时间点为由上述计算机对上述管理装置送至不正确资料之时间点。9.如申请专利范围第6项所述之计算机系统,其中上述OS以中断为契机进行障碍处理。10.如申请专利范围第6项所述之计算机系统,其中上述规定之时间点为上述计算机在规定时间内没有更新规定之记忆装置之内容之时间点。图式简单说明:第一图系本发明之实施形态之系统构成图。第二图系本发明之实施形态之程式构成图。第三图系装置控制装置之构成图。第四图系I/O滙流排控制装置之构成图。第五图系CPU内之障碍处理部份之构成图。第六图系CPU内之滙流排初期化部份之构成图。第七图系OS之滙流排错误中断处理器之处理流程图。第八图系在管理装置实行之管理程式之处理流程图。第九图系显示I/O滙流排上之信号之时机图。第十图系本发明之第2实施形态之管理装置内之滙流排锁住解除装置之构成图。第十一图系本发明之第2实施形态之管理装置实行之管理程式之处理流程图。第十二图系本发明之第3实施形态之管理装置内之障碍产生装置之构成图。第十三图系本发明之第4实施形态之计算机与管理装置之构成图。第十四图系本发明之第4实施形态之在管理装置实行之计算机停止处理之流程图。第十五图系本发明之第5实施形态之在管理装置实行之计算机停止处理之流程图。
地址 日本