发明名称 全数字化锁相回路
摘要 一种全数字化锁相回路,包括:a、一个数字控制振荡器;b、一个K-计数器用以提供第一控制信号给数字控制振荡器;c、一个相位-频率检测器,它接收并比较数字控制振荡器的输出信号与输入信号,根据比较的结果送出一个第二控制信号至K-计数器。数字控制振荡器由一个延迟线,一个地址产生器及多工器组成。延迟线包括触发器,每个触发器之间有一相位差。地址产生器接收由K-计数器产生的第一控制信号并根据此信号产生一个地址给多工器。
申请公布号 CN1150354A 申请公布日期 1997.05.21
申请号 CN96106620.2 申请日期 1996.06.14
申请人 财团法人工业技术研究院 发明人 王博民
分类号 H03L7/181 主分类号 H03L7/181
代理机构 永新专利商标代理有限公司 代理人 徐娴
主权项 1、一种全数字化锁相回路,以局部时脉锁定输入信号的相位与频率,包括:(a)一数字控制振荡器,其可接收一局部信号并产生一输出信号;(b)一K-计数器,提供第一控制信号至所述数字控制振荡器;(c)一相位-频率检测器,用来接收并比较所述输出信号与输入信号,根据该输出信号与输入信号的相位差提供第二控制信号给所述K计数器;以及所述数字控制振荡器,包括一延迟线,地址产生器及多工器,该延迟线包括许多个位移暂存器及连接至位移暂存器的触发时脉来产生多相位不相同的时脉,所述地址产生器包括一输入信号,此信号是由-计数器送来的第一控制信号,同时根据第一控制信号,此地址产生器将一个输出信号并送到多工器当作地址,依据此地址由许多不同相位的时脉中选择一个时脉当作回路的输出信号。
地址 中国台湾